计算机组成原理-研究生入学试卷Y10.docVIP

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
研究生入学试卷(十) 一、填空题 1 若[x1]补= [x2]原= 1.0110 ,则数x1和x2的十进制数真值分别是( )和( )。 2 将十进制数85.625表示成符合IEEE 754标准的32位浮点数,其阶码为 ( ),尾数为( )。 3 在计算机系统中,多个系统部件之间信息传送的公共通路称为( )。通常,在公共通路上所传送的信息类型可分为( )、( )、( )。 4 CPU从主存取出一条指令并执行该指令的时间叫( ),它通常包含若干个( ),而后者又包含若干个( )。 5 连接在总线上的设备可分为( )设备和( )设备。前者是总线事务的发起者,而后者是( )。 二、选择题 1 在微程序控制中,机器指令和微指令的关系是( )。 A 每一条机器指令由一条微指令解释执行 B 每一条机器指令由一段微程序解释执行 C 每一条微指令由一条机器指令解释执行 D 每一段微程序由若干条机器指令解释执行 2 动态RAM的特点是( )。 A 工作中存储内容会发生变化 B 工作中需动态改变访存地址 C 每次读出后,需重写一次 D 每隔一定时间,需按行执行一次假读操作 3 CPU在每个( )周期后响应DMA请求。 A 时钟 B 指令 C 存储 D 总线 4 向量中断的向量地址( )。 A 由中断服务程序统一产生 B 由中断源硬件提供 C 由被中断的主程序查表获得 D 由存储管理部件产生 5 下列关于微操作的描述正确的是( )。 A 同一CPU周期中,可以并行执行的微操作叫相容性微操作 B 同一CPU周期中,可以并行执行的微操作叫相斥性微操作 C 在不同的CPU周期,可以并行执行的微操作叫相斥性微操作 D 同一CPU周期中,不可以并行执行的微操作叫相容性微操作 6 下述I/O控制方式中,主要由程序实现的是( )。 A DMA方式 B PPU方式 C 中断方式 D 通道方式 7 在指令的地址字段中直接给出操作数本身的寻址方式,称为( )。 A 直接寻址 B 寄存器寻址 C 立即寻址 D 隐含寻址 8 下列陈述中正确的是( )。 A 中断服务程序的最后一条指令是无条件转移指令 B 每条指令的执行过程中,每个总线周期要检查一次有无中断请求 C 中断响应过程是由硬件和中断服务程序共同完成的 D 检测有无DMA请求,一般安排在一条指令执行过程的末尾 9 直接映射Cache的主要优点是实现简单。这种方式的主要缺点是( )。 A 它比其他几种Cache映射方式价格更贵 B Cache中的块数随着主存的容量线性增加 C 如果使用中的2个或多个块映射到Cache的同一行,命中率将下降 D 它的存取时间大于其他几种映射方式 10 磁盘的转速提高一倍,则( )。 A 平均存取时间减半 B 平均等待时间减半 C 平均寻道时间减半 D 存储密度可提高一倍 三、简答题 1 某计算机存储器按字节寻址,设主存容量为B,Cache容量为16KB,每块有16个字,每字32位。 若Cache采用直接,出主存地址字段中各段的位数。 若Cache采用四路组相联,出主存地址字段中各段的位数。在定点小数机器中,请说明如何判断运算结果是否溢出?某计算机的存储器系统采用L1、L2 Cache和主存3级分层结构,访问第一级命中率95%,访问第二级时命中率50%,其余50%访问主存,假定访问L1 Cache需要1个时钟周期,访问L2 Cache和主存分别需要10个和100个时钟周期。问:平均需要多少个时钟周期?…,A7)和B(B0,…B7)是两个无符号数,其中A0、B0是最低位。如果将该加法器的进位方式改成先行进位方式,请写出C1和C2进位的布尔表达式。即:C1=f(A,B,C0),C2=g(A,B,C0),写出f和g的表达式。 六、设计题 某模型机的数据通路如图所示。R1和R2为通用寄存器,MDR为内存数据寄存器,PC为程序计数器,IR为指令寄存器。所有的细单线箭头为控制微命令。 请说明图中部件X的名称和功能。T1和T2两个暂存器?指令格式“ADD R, Var”指令的操作为:R +(Var),为内存地址所存储的内容。请画出ADD指令的指令周期流程图,并给出每个微操作对应的微命令。画出ADD指令的指令周期流程图,并给出每个微操作对应的微命令。 1bit FA A7 B7 Cout 1bit FA A0 B0 C1 1bit FA A1 B1 C2 … S0 S1 S7 C7 C0

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8135026137000003

1亿VIP精品文档

相关文档