《EDA技术与VHDL实用教程》第3章 Quartus II原理图输入法深入.pptVIP

《EDA技术与VHDL实用教程》第3章 Quartus II原理图输入法深入.ppt

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

EDA技术与VHDL实用教程*EDA技术与VHDL实用教程*EDA技术与VHDL实用教程第3章QuartusII原理图输入法深入EDA技术与VHDL实用教程EDA技术与VHDL实用教程?要求进一步掌握QuartusII原理图输入法。?知识点原理图输入法中Max+plusII老式宏函数的应用原理图输入法中LPM函数的应用原理图输入法中的层次化设计?重点和难点Max+plusII老式宏函数在原理图输入法中的应用原理图输入法中的层次化设计EDA技术与VHDL实用教程引言本章在第二章的基础上,对QuartusII的原理图输入设计法作进一步的讨论。本章主要讨论原理图输入法中的Max+plusII老式宏函数的应用、LPM函数的应用和原理图输入法的层次化设计。EDA技术与VHDL实用教程作者:苏莉萍陈东廖超平第3章QuartusII原理图输入法深入原理图输入法中Max+plusII老式宏函数的应用3.1原理图输入法中LPM函数的应用3.2原理图输入法中的层次化设计3.3EDA技术与VHDL实用教程3.1原理图输入法中Max+plusII老式宏函数的应用在QuartusII原理图输入法中,可供使用的元件库除了基本逻辑元件库以外,还有Max+plusII库和LPM函数元件库。EDA技术与VHDL实用教程Max+plusII库中收有Max+plusII老式宏函数包括加法器、编码器和移位寄存器等74系列器件。综合使用基本逻辑元件库和Max+plusII库的元件,可设计出大多数传统的方法所能设计的数字电路。对于用户已有的用74系列器件设计的数字电路,用户可根据原有的电路图很方便地用QuartusII设计出适用FPGA/CPLD的电路来。EDA技术与VHDL实用教程例3.1用74151设计一个三人表决电路。三人表决电路的真值表如下:abcy00000010010001111000101111011111EDA技术与VHDL实用教程其最小项表达式是:根据y的最小项表达式,就可知道使用74151设计的三人表决电路的原理图。EDA技术与VHDL实用教程同时,波形仿真结果如下:EDA技术与VHDL实用教程例3.2用两块74161设计一个五十进制的计数器。74161是4位二进制加法计数器,将两块74161可得八位二进制加法计数器。其模是256。如果计数器从开始0计数,要构成五十进制的计数器,当计数器的值计到十进制数49即二进制,要让两块74161的同步置数端有效,使两块74161同时置零。根据此要求设计电路如下图。EDA技术与VHDL实用教程EDA技术与VHDL实用教程其仿真波形如图:EDA技术与VHDL实用教程【重点提示】在原理图输入法中,有三种元件之间的连线,节点(node)、总线(bus)和一般的不是节点和总线的连线。当将鼠标放到元件的可连接处,将会出现一十字形,这时按下鼠标左键画线,默认为节点。若要画总线,可先画节点,然后用鼠标按住连线右击鼠标,选择busline,将其改为总线即可。要画一般连线可使用左边工具箱中的linetool工具画线。亦可使用左边工具箱中的orthog-onalnodetool或orthogonalbustool工具画直角的节点或总线。节点或总线可通过用鼠标左键选择后,输入其名字加以命名。EDA技术与VHDL实用教程随着设计的数字系统越来越复杂,系统中每个模块都要从头开始设计是非常困难的。IP(IntellectualProperty)即知识产权的出现使得设计过程变得简单得多。IP核是指将一些在数字电路中常用但比较复杂的功能块,设计成参数可修改的模块,让其他用户可以直接调用这些模块。用户可以在自己的FPGA设计中使用这些严格测试和优化过的模块,减少设计和调试时间,降低开发成本,提高开发效率。3.2原理图输入法中LPM函数的应用EDA技术与VHDL实用教程IP包括基本宏功能(Megafuncition/PLM)和(MegaCore)两种,在Altera的开发工具QuatrusII中,有一些内带的基本宏功能(Megafuncition/PLM)可供用户使用,本节主要介绍这些QuatrusII内带的基本宏功能。基本宏功能可在原理图设计输入法中使用,也可在HDL设计输入法中使用,本节介绍的是基本宏功能在原理图设计输入法中使用,后者在第五章再做介绍。EDA技术与VHD

文档评论(0)

扬州牧 + 关注
实名认证
文档贡献者

资料收集自互联网,若有侵权请联系删除,谢谢~

版权声明书
用户编号:8036120077000004

1亿VIP精品文档

相关文档