片上多核处理器架构.pptVIP

  1. 1、本文档共25页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

QiZhang,USTCQiZhang,USTC片上多核处理器架构第1页,共25页,星期日,2025年,2月5日提纲*第2页,共25页,星期日,2025年,2月5日片上多核处理器IBM2001,双核RISC处理器Power42006,Cell处理器HP2004,PA-RISC8800双核处理器SUN2004,UltraSPARCIV双核处理器AMD2005,Opteron(酷龙,服务器和工作站)2005,Athlon64X2双核系列(速龙,台式机)2007,Barcelona四核(巴塞罗那)INTEL2006,Woodcrest(Xeon5100)2006,Clovertown四核*第3页,共25页,星期日,2025年,2月5日发展趋势提高处理器性能提高主频更多核心主频的提高带来功耗的提高,传统的体系结构技术已面临瓶颈,纷纷转向多线程和多内核。*第4页,共25页,星期日,2025年,2月5日片上多核处理器体系结构CMP(ChipMulti-Processor)将多个计算内核集成在一个处理器芯片中,从而提高计算能力同构多核Intel,AMD异构多核Cell(主处理核+协处理核)*第5页,共25页,星期日,2025年,2月5日核间通信硬件结构必须支持核间通信CMP处理器各核心执行的程序之间需要进行数据共享和同步高效的通信机制是CMP处理器高性能的重要保障主流片上高效通信机制基于总线共享的cache结构基于片上的互连结构*第6页,共25页,星期日,2025年,2月5日总线共享cache结构每个CPU内核拥有共享的二级或三级cache(lastlevelcache),用于保存比较常用的数据,并通过连接核心的总线进行通信。优点结构简单通信速度高缺点基于总线的结构可扩展性较差*第7页,共25页,星期日,2025年,2月5日基于片上互连的结构每个CPU核心具有独立的处理单元和cache,各个核心通过交叉开关或片上网络等方式连接在一起,各个核心间通过消息通信。优点可扩展性好数据带宽有保证缺点硬件结构复杂软件改动较大*第8页,共25页,星期日,2025年,2月5日如何有效地利用多核技术?现状客户端应用程序开发者多年来一直停留在单线程世界,生产“顺序软件”。多核时代到来后软件开发者必须找出新的开发软件的方法,选择程序执行模型。*第9页,共25页,星期日,2025年,2月5日程序执行模型编译器设计人员与系统实现人员之间的接口编译器设计人员将一种高级语言程序按一种程序执行模型转换成一种目标机器语言程序系统实现人员该程序执行模型在具体目标机器上的有效实现程序执行模型的适用性决定多核处理器能否以最低的代价提供最高的性能*第10页,共25页,星期日,2025年,2月5日IntelCore微架构*第11页,共25页,星期日,2025年,2月5日Intel双核*第12页,共25页,星期日,2025年,2月5日IntelConroe*第13页,共25页,星期日,2025年,2月5日IntelCore微架构*第14页,共25页,星期日,2025年,2月5日Intel四核*第15页,共25页,星期日,2025年,2月5日Intel四核*第16页,共25页,星期日,2025年,2月5日AMD双核*第17页,共25页,星期日,2025年,2月5日AMD四核酷龙LargesharedL3cachesharesdatabetweencoresefficientlywhilehelpingreducelatencytomainmemoryDedicatedL1andL2cachepercorehelpsperformanceofvirtualizedenvironmentsandlargedatabasesbyreducingcachepollutionassociatedwithasharedL2cacheTheL1cacheofAMDOpteronprocessorscanhandledoublethenumberofloadspercycleasSecond-GenerationAMDOpteronprocessorstohelpkeepCPUcoresbusy*第18页,共25页,星期日,2025年,2月5日QiZhang,USTCQiZhang,USTC

文档评论(0)

xiaolan118 + 关注
实名认证
文档贡献者

你好,我好,大家好!

版权声明书
用户编号:7140162041000002

1亿VIP精品文档

相关文档