- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于EDA技术设计数字频率计[解决方案]
基于EDA技术设计数字频率计
关键字:EDA VHDL 硬件描述语言 数字频率计
信息化应用调查在线投稿加入收藏发表评论好文推荐打印文本
现代EDA技术的基本特征是采用高级语言描述,具有系统级仿真和综合能力.而VHDL语言有强大的行为描述能力和多层次的仿真模拟,程序结构规范,设计效率较高,利用VHDL语言和CPLD器件设计数字频率计,具有硬件电路简捷,体积小,设计灵活,性能稳定的优点。
??? VHDL具有支持自顶向下(Top to Down)的设计特点,在顶层进行系统的结构设计,在方框图一级用VHDL对电路的行为进行描述,并仿真和纠错,然后在系统一级进行验证,最后用逻辑综合优化工具生成具体的门级逻辑电路网表,下载到具体的CPLD器件中去。本文利用VHDL语言和CPLD器件设计数字频率计,具有设计灵活,芯片体积小的特点。
??? 1、数字频率计的基本设计原理
??? 本文的数字频率计按照计算每秒内待测信号的脉冲个数的原理设计,其原理框图如图1所示。
??? 图1 数字频率计原理框图
??? 工作过程:脉冲发生器输入1Hz的标准信号,经过测频控制信号发生器2分频后产生一个脉宽为1秒的时钟信号,以此作为计数闸门信号。测量时,将被测信号通过信号整形电路,产生同频率的矩形波,输入计数器作为时钟。当计数闸门信号高电平有效时,计数器开始计数,并将计数结果送入锁存器中。设置锁存器的好处是显示的数据稳定,不会由于周期性的清零信号而不断闪烁。最后将锁存的数值译码并在数码管上显示。
??? 2、VHDL的设计实现
??? 2.1设计频率计的核心是设计一个测频控制信号发生器,产生测量频率的控制时序。这里控制信号clk取为1Hz,2分频后就是计数闸门信号testcn。当testen为高电平时开始计数,在testen的下降沿,要产生—个锁存信号lock(它是testen取反的值,上跳沿有效);锁存数据后,还要在下次testcn上升沿到来之前产生清零信号clear(上跳沿有效),为下次计数作准备,它滞后lock信号0.5秒:本文设计的频率计测量范围在10kHz以内,测频控制信号发生器各信号之间的时序关系见图2所示。
??? 图2测频控制信号发生器的控制时序
??? 2.2在VHDL的实现过程中,其顶层的逻辑图如图3所示,由一个测频控制信号发生器TESTCTL,4个有时钟功能的十进制计数器CNTIO,—个16位锁存器REGl6B组成。
??? 图3 4位十进制数字频率计顶层逻辑图
??? 在此给出顶层描述的VHDL程序,测频控制模块、计数模块、锁存模块等编写较为简单,限于篇幅略过。
??
??? 利用MAX+plus II对VHDL的源设计进行编译、优化,能顺利通过软件仿真(限于篇幅,仿真波形图在此略过)。并下载到EDA实验平台上进行硬件验证。目标芯片选用Ahera公司生产的ACEX1K30。
??? 3、结束语
??? 和以往的设计相比,利用EDA技术设计的数字频率计,具有硬件电路简捷,集成度高。性能稳定的优点。这种设计方法效率高,风格灵活,体现了现代电子电路设计的先进思想。由于具备这些优点,EDA技术必将在新的世纪有着无限广阔的发展前景。??????
本文为授权转载文章,任何人未经原授权方同意,不得复制、转载、摘编等任何方式进行使用,e-works不承担由此而产生的任何法律责任! 如有异议请及时告之,以便进行及时处理。联系方式:editor@e-works.net.cn tel:02720/21。
[size=5] D1,D2,D3,D4,D5,D6,D7,D8为输入信号,Q1,Q2,Q3,Q4,Q5,Q6,Q7,Q8为输出信号。它的逻辑关系为:若ONE=1,则Q1…Q8输出为高阻态;若ONE=0,则Q1…Q8输出为保存在锁存器中的信号值。若G=1,D1…D8输入的信号被锁存入74373中;若G=0,D1…D8保持原先锁入的信号值下面使用VHDL语言,采用传统的自下而上的方法设计74373。首先设计锁存器(Latch),将实现Latch的VHDL程序保存在文件latch.vhd中。LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY Latch ISPORT ( D: IN STD_LOGIC;ENA : IN STD_LOGIC;Q : OUT STD_LOGIC );END Latch;ARCHITECTURE one OF Latch ISSIGNAL sig_save : STD_LOGIC;BEGINPROCESS ( D,ENA )BEGINIF ENA = ’1’ THENSig_save = D;END IF;Q = sig
文档评论(0)