快闪存储器的发展.ppt

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
快闪存储器的发展

快闪存储器技术的发展;;一、快闪存储器的发展;二、新型快闪存储器技术:;1、多电平(Multi-Level)单元技术; 在编程操作过程中,必须通过将存在于每个快闪存储单元中的模拟电压划分为多个Vt电平,来精确的把电荷放到浮栅上,每个Vt 电平是由浮栅上的电子数量控制的。沟道热电子(CHE)注入控制这个电荷布局控制。;图2 SLC 与MLC 编程对比; 在读操作过程中,电荷检测是关键。读速度可与单电平存储器相比拟。数据读操作根据三个读参考单元的阈值电压来检测存储单元落在四个电平中的哪一级。参考单元所处的偏置条件使其导通电流与它的特定的Vt 值成比例。; 擦除操作是利用F-N 隧穿效应来实现的,在擦除过程中,通过适当的存储块源开关把一个正电压加到一个存储块中的所有源极连线上。控制栅被连接到一个负电压,而要擦除的存储块的漏极都浮空。当单元处于这种偏置时??先前被存储在浮栅上的电子现在就被源区吸引了。; 3-D存储单元结构通过将存储单元往硅片纵向发展来提高集成密度,如图4所示。该结构在衬底表面形成三维的柱状结构(pillar),并在该Pillar结构侧壁上形成两个分离的浮栅,从而在一位单元的平面面积上集成两位存储单元。读取时电流从顶端的漏极通过侧壁表面垂直流到底端的源极。该结构具有较好的防穿通特性和隔离特性,但工艺实现较为复杂。;3、SIBE 快闪存储器;图 6 编程状态下源极诱导带带隧穿及热电子注入的示意图。;(2)SIBE存储单元的擦除操作;(3)SIBE Flash 单元的读取操作; 在VS=VPW=0 时,存储单元处于线性区,由上述分析,IS、In-halo和ID 满足以下关系:;1、DINOR;2、DuSNOR;(三)新型编程机制;三、金属纳米晶快闪存储器;(1)金属纳米晶存储器结构及工作原理;图12 纳米存储器无外加电场和电荷存储时的能带图;图13 编程(a) 、保存(b) 和擦除(c) 状态下的电子能带简图;(2)金属纳米晶的制备;(3)金属纳米晶存储器的性能改进;图15 用金属纳米晶与富含陷阱的介质作为电荷俘获层的存储器 结构剖面图;谢谢!

文档评论(0)

wyjy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档