SCA数字基带芯片设计技术.docVIP

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
SCA数字基带芯片设计技术

SCA数字基带芯片设计技术   文章通过对SCA架构的研究,论证了基于SCA架构的数字基带芯片的可行性、芯片的原型设计方案以及芯片的设计验证流程,以期推进软无便携设备的研制。   1 概述   随着移动通信技术的发展,设备的多模能力要求、灵活性要求和开放性要求越来越高,软件无线电是满足设备多项能力要求的代表性技术之一。软件通信架构(SCA,Software Communication Architecture)技术通过增加软件的可重用性保证硬件设备通用性和整个系统的开放性及可扩展性,在美军的JTR系列电台中被选为软件无线电标准。   采用SCA技术,便携式设备的体积,功耗问题也随之而来。芯片化是设备小型化、低功耗的必要保障,同时可以提高设备可靠性、维修性。   本文论证SCA技术芯片化的可行性、芯片的原型设计方案以及芯片的设计验证流程。其原型平台基于可编程系统嵌入完整的SCA_OE(SCA的基础环境),并结合IP复用的FPGA/DSP技术,使其符合SCA功能的RTL层设计规范,满足采用SCA架构的中低速背负台、手持机等便携电台设计器件选型需要。   2 SCA架构芯片的可行性   设计SCA数字基带处理器的目标是按照SCA规范,在通用SoC芯片中增加数字信号处理硬件引擎以实现电台Modem的功能,最终以单芯片封装形式,实现ARM核、系统总线、外设接口和SCA组件集成,满足采用SCA架构的手持/背负等便携电台设计需要,有效减少软件化便携设备的开发难度,缩短SCA架构的设备的研制周期。   从技术原理方面分析,一个完整的SCA架构通信设备包括SCA硬件平台、SCA软件和射频硬件接口及处理器的I/O接口,如图1所示。硬件平台由GPP处理器、DSP处理器和FPGA可编程逻辑组成,而SCA软件有设备的I/O接口驱动、网络、LLC层和MAC层到物理层各个波形应用组件、SCA操作环境和屏蔽硬件的SCA中间件。图1中绿色虚线框内所示的功能逻辑为片上SCA可编程系统主要部分。   因此,SCA数字基带芯片是一个单元复杂的软硬件系统级芯片。可按照SCA架构的功能,划分出软硬件组件及相互间的协同接口。以IP核集为基础,采用IP核复用的技术,在通用的SoC芯片的架构基础上,增加通信Modem核、适配接口和SCA组件的传递加接口加速引擎IP核;依托高性能处理核运行SCA操作环境、通信协议组件和接口组件。通过这样的软件和硬件的协同分工,可以设计出符合SCA架构的专用数字基带芯片。   3 SCA架构芯片的原型   设计   基于片上可编程系统的SCA数字基带芯片原型设计,包括高性能低功耗SoC处理核,互连总线、外设接口等IP核,集成通信波形的数字信号处理逻辑、通信波形管理及接口组件和可编程逻辑IP核,增加扩展接口IP核;部署嵌入式操作系统、SCA框架程序和中间件等软组件。图2为基于Altera公司片上可编程系统解决方案的SCA数字基带芯片硬件原型设计架构图。   从硬件电路角度看,片上SCA可编程系统的原型设计包括处理器核、片上总线及总线仲裁、可编程逻辑、可编程定时器组、SoC的外设、外存管理及接口、高低速桥接接口、Modem组件及桥、DMA控制、射频接口和时钟电源管理等功能模块。而SCA的软件组件运行在高性能的ARM核上。   SCA数字基带芯片的片上可编程系统原型设计基于IP核复用设计思想,采用双核双总线,即高性能ARM核与低功耗低速处理核搭配,高速的AHB总线和AVALON总线组合的方式。   ARM核处理器作为SCA软件的处理平台,ARM系列微处理器的核心及体系结构如表1所列。结合SCA的轻量化设计,宜选用ARM Cortex—A系列的微处理器核。   低速处理器核用于SCA数字基带芯片的低功耗省电控制,可选择低功耗的80C51处理核。   AHB总线连接外部存储器和内部的高低速逻辑的桥接口,片上SCA可编程系统的主要总线是AVALON总线,连接低速处理器内核、通信数字信号处理(Modem组件)、可编程定时器组、SRAM控制器、DMA控制、UART总线、射频接口、时钟管理、电源功率管理子系统和外设等多个逻辑功能。两个总线通过桥接口连接。   SCA数字基带芯片的关键IP是执行Modem功能的数字信号处理核,其组成架构如图3所示。数字信号处理IP核包括数据组帧、CRC、FEC、交织、扰码、星座映射调制、相干/非相干解调、信道估计、同步、扩谱、时隙控制、成形滤波、FIR滤波、FFT/IFFT、DDC下变频、NCO和DUP上变频等IP。Modem2Avalon是通信数字信号处理(Modem)IP核与Avalon总线的接口。   可编程逻辑IP核资源用于时序控制。   4 SCA数字基带芯片的软硬件协同设计   一般,片上可编程系统原型验证设计采用E

文档评论(0)

bokegood + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档