数电答案华中科技大学2.docVIP

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数电答案华中科技大学2

5.1.1 分析图题5.1.1所示电路的功能,列出真值表。 SRQ0 0 1 10 1 0 1保持 0 1 不定 5.1.3 如图5.1.6所示的触发器的CP、R、S信号波形如图题5.1.3所示,画出Q和的波形,设初态Q=0。 5.1.6 由与或非门组成的同步RS触发器如图题5.1.6所示,试分析其工作原理并列出功能表。 5.2.2 设主从JK触发器的初始状态为0,CP、J、K信号如图题5.2.2所示,试画出触发器Q端的波形。 5.2.6 逻辑电路如图题5.2.6所示,已知CP和A的波形,画出触发器Q端的波形,设触发器的初始状态为0。 解: 5.2.11 D触发器逻辑符号如图题5.2.11所示,用适当的逻辑门,将D触发器转换成T触发器、RS触发器和JK触发器。 解: 6.1.1 已知一时序电路的状态表如表题6.1.1所示,试作出相应的状态图。 6.1.2 已知状态表如表题6.1.2所示,试作出相应的状态图。 6.1.3 已知状态图如图题6.1.3所示,试作出它的状态表。 6.1.5 图题6.1.5是某时序电路的状态转换图,设电路的初始状态为01,当序列X=100110时,求该电路输出Z的序列。 解:011010 6.1.6 已知某时序电路的状态表如表题6.1.6所示,试画出它的状态图。如果电路的初始状态在S2,输入信号依次是0101111,试求出其相应的输出。 1010101 6.2.3 试分析图题6.2.3所示时序电路,画出状态图。 解:(1) 写出各逻辑方程 输出方程 驱动方程 (2) 将驱动方程代入相应特性方程,求得各触发器的次态方程,也即时序电路的状态方程 (3) 画出状态表、状态图 6.2.4 分析图题6.2.4所示电路,写出它的驱动方程、状态方程,画出状态表和状态图。 解:(1) 写出各逻辑方程 输出方程 驱动方程 (2) 将驱动方程代入相应特性方程,求得各触发器的次态方程,也即时序电路的状态方程 (3) 画出状态表、状态图 6.3.3 试用正边沿JK触发器设计一同步时序电路,其状态转换图如图题6.3.3所示,要求电路最简。 解:(1) 画出状态表 (2) 列出真值表 (3) 写出逻辑表达式 7.1.1 在某计数器的输出端观察到如图7.1.1所示的波形,试确定该计数器的模。 解:模为6 7.1.3 试用负边沿D触发器组成4位二进制异步加计数器,画出逻辑图。 7.1.5 试分析图题7.1.5电路是几进制计数器,画出各触发器输出端的波形图。 解:五进制计数器 7.1.9 试分析图题7.1.9所示电路,画出它的状态图,说明它是几进制计数器。 解:十进制计数器。 7.1.11 试分析图题7.1.11所示电路,画出它的状态图,并说明它是几进制计数器。 解:11进制计数器。 7.1.15 试分析图题7.1.15所示电路,说明它是多少进制计数器,采用了何种进位方式。 解:4096。采用并行进位方式。 7.2.1 试画出图题7.2.1所示逻辑电路的输出(QA~QD)的波形,并分析该电路的逻辑功能。 解:S0=1表示右移操作,在这里是DSR→QA→QB→QC→QD。启动后,S1S0=11,处于置数状态,1110被置入寄存器中,然后每来一个脉冲,寄存器循环右移,寄存器中的序列依次是1110→1101→1011→0111。此时再来一个脉冲(即第四个脉冲)时,当QDQCQBQA瞬间变成1111,1110又被置入寄存器,回到起始状态,重又开始记数循环过程。所以它相当于一个四进制计数器的作用,也可以看作四分频电路。 7.2.2 试用两片74194构成8位双向移位寄存器。 8.1.2 一个有4096位的DRAM,如果存储矩阵为64×64结构形式,且每个存储单元刷新时间为400ns,则存储单元全部刷新一遍需要多长时间? 解:由于采用按行刷新形式,所以刷新时间为 400ns×64=25600ns=25.6ms 8.1.3 指出下列存储系统各具有多少个存储单元,至少需要几根地址线和数据线? (1)64K×1 (2)256K×4 (3)1M×1 (4)128K×8 解: (1) 16, 1 (2) 18, 4 (3) 20, 1 (4) 17, 8 8.1.4 设存储器的起始地址为全0,试指出下列存储系统的最高地址为多少? (1) 2K×1 (2) 16K×4 (3) 256K×32 解:(1) 7FF (2) 3FFF (3) 3FFFF 8.1.6 一个有1M×1位的DRAM,采用地址分时送入的方法,芯片应具有几根地址线? 解:10根 8.2.1 用一片128×8位的ROM实现各种码制之间的转换。要求用从全0

文档评论(0)

yan698698 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档