- 1、本文档共10页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
9章时序逻辑电路
触发器是一个具有记忆功能的二进制信息存贮器件,是构成各种时序电路的最基本的逻辑单元。本章介绍了基本RS触发器,JK触发器,D触发器,移位寄存器,计数器,多谐振荡器的原理应用电路与计算机仿真设计方法。本章的重点是掌握触发器组成的应用电路的仿真设计与分析方法。注意不同结构形式的触发器之间的差别,注意采用不同触发器构成的寄存器,计数器,多谐振荡器的特点。内容提要0102
9.1触发器及其应用
触发器具有两个稳定状态,用以表示逻辑状态“1”和“0”,在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态,它是一个具有记忆功能的二进制信息存贮器件,是构成各种时序电路的最基本的逻辑单元。
9.1.1基本RS触发器图9.1.1基本RS触发器
图为由两个与非门交叉耦合构成的基本RS触发器,它是无时钟控制低电平直接触发的触发器。基本RS触发器具有置“0”、置“1”和“保持”三种功能。通常称为置“1”端,因为=0(=1)时触发器,被置“1”;为置“0”端,因为=0(=1)时触发器被置“0”,当==1时状态保持;
==0时,触发器状态不定,应避免此种情况发生,为基本RS触发器的功能表。基本RS触发器。也可以用两个“或非门”组成,此时为高电平触发。
logo表9.1.1基本RS触发器的功能表输入输出SRQn+1Qn+10110100111QnQn11φφ
在输入信号为双端的情况下,JK触发器是功能完善、使用灵活和通用性较强的一种触发器。本例采用4027B双JK触发器,在Multisim环境下的引脚功能如图所示。01JK触发器的状态方程为:02Qn+1=JQn+kQn039.1.2JK触发器
J和K是数据输入端,是触发器状态更新的依据,若J、K有两个或两个以上输入端时,组成“与”的关系。Q与为两个互补输出端。通常把Q=0、=1的状态定为触发器“0”状态;而把Q=1,=0定为“1”状态。
图9.1.2双JK触发器引脚排列
上升沿触发JK触发器的功能如表输入输出SDRDCPJkQn+1Qn+101×××1010×××0100×××φφ11↑00QnQn11↑101011↑0101
注:×—任意态,↓—高到低电平跳变,↑—低到高电平跳变,Qn(Qn)—现态,Qn+1(Qn+1)—次态,φ—不定态JK触发器常被用作缓冲存储器,移位寄存器和计数器。11↑11QnQn11↑××QnQn
D触发器01在输入信号为单端的情况下,D触发器用起来最为方便,其状态方程为Qn+1=Dn,其输出状态的更新发生在CP脉冲的上升沿,故又称为上升沿触发的边沿触发器,触发器的状态只取决于时钟到来前D端的状态,D触发器的应用很广,可用作数字信号的寄存,移位寄存,分频和波形发生等。有很多种型02
号可供各种用途的需要而选用。如双D74LS74、四D74LS175、六D74LS174、CD4042等。01图9.1.3为6DCD4042的引脚排列。功能如表。02
9.1.3CD4042引脚排列图
表9.1.3D触发器功能表输入输出SDRDCPDQn+1Qn+101××1010××0100××φφ11↑11011↑00111↑×QnQn
双J-K触发器组成的时钟变换电路该电路主要用于单一双时钟脉冲的转换,可作为双时钟可逆计数器的脉冲源。图9.1.4所示电路是由双J-K触发器CC4027和四2输入端与非门CC4011构成的时钟变换电路。将CC4027的J端(⑥脚)接至端(②脚),K端(⑤脚)接至Q端(①脚),CP
端(③脚)接与非门U2A和门U2C的输入端。假设Q端初始状态为低电平“o”状态,当CP脉冲上升沿到达后,Q端变为高电平“1”状态,端为低电平“o”状态。CP脉冲和Q端输出经门U2A与非后送入反相器门U2B,输出一个与CP脉冲同步的脉冲。
图9.1.4时钟变换电路
当第二个CP上升沿到达后,Q变为低电平“o”状态,变为高电平“1”状态。CP脉冲和端输出经门U2C与非后送入反相器门U2D,输出一个与CP脉冲同步的脉冲。01应当指出:经转换的双时钟脉冲,其频率为CP的二分之一,QA(QA)与QB(QA)相差180。02波形如图所示。03
图9.1.5QA、QB输出波形图
四锁存D型触发器组成的智力竞赛抢答器智力竞赛抢答电路如图所示。该电路能鉴别出4个数据中的第1个到来者,而对随之而后到来的其它数据信号不再传输和作出响应。至于哪一位数据最先到来,则可从LED指示看出。该电路主要用于智力竞赛抢答器中。
图9.1.6
您可能关注的文档
- 《控制语句》课件.pptx
- 《病历书写规范》课件.pptx
- 《朝花夕拾》-反差震撼心灵(微课).pptx
- 个人与集体的关系.pptx
- 剪切实用计算例题.pptx
- 电子秤的精度介绍.pptx
- 初三上期中考试动员班会.pptx
- 企业管理基础知识.pptx
- 公共部门财务分析.pptx
- 函数的极限(运算法则).pptx
- 2025中国冶金地质总局所属在京单位高校毕业生招聘23人笔试参考题库附带答案详解.doc
- 2025年01月中国人民大学文学院公开招聘1人笔试历年典型考题(历年真题考点)解题思路附带答案详解.doc
- 2024黑龙江省农业投资集团有限公司权属企业市场化选聘10人笔试参考题库附带答案详解.pdf
- 2025汇明光电秋招提前批开启笔试参考题库附带答案详解.pdf
- 2024中国能建葛洲坝集团审计部公开招聘1人笔试参考题库附带答案详解.pdf
- 2024吉林省水工局集团竞聘上岗7人笔试参考题库附带答案详解.pdf
- 2024首发(河北)物流有限公司公开招聘工作人员笔试参考题库附带答案详解.pdf
- 2023国家电投海南公司所属单位社会招聘笔试参考题库附带答案详解.pdf
- 2024湖南怀化会同县供水有限责任公司招聘9人笔试参考题库附带答案详解.pdf
- 2025上海烟草机械有限责任公司招聘22人笔试参考题库附带答案详解.pdf
文档评论(0)