- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
附录I核心板硬件资源连接
附录 I —— 核心板硬件资源连接
SRAM——IDT71V416×2(U13,U14)
FPGA 引脚 SRAM 信号 AE25 A0 AD24 A1 AD25 A2 AC25 A3 AC26 A4 AB25 A5 Y25 A6 Y26 A7 U24 A8 W25 A9 W26 A10 V25 A11 V26 A12 U25 A13 U26 A14 T24 A15 AB26 A16 R25 A17 AA23 D0 AA24 D1 Y23 D2 Y24 D3 W24 D4 V23 D5 V24 D6 U23 D7 W21 D8 V22 D9 U20 D10 U21 D11 U22 D12 T17 D13 T18 D14 T19 D15 R17 D16 SOPC-IV 实 验 指 导 书
R19 D17 R20 D18 R24 D19 P17 D20 P23 D21 P24 D22 N18 D23 N20 D24 N23 D25 N24 D26 M19 D27 M20 D28 M21 D29 M22 D30 M23 D31 T21 BE0 T20 BE1 M24 BE2 P18 BE3 T22 OE# Y22 WE# Y21 CS#
SDRAM——HY57V561620(U7)
FPGA 引脚 SDRAM 信号 AB3 A0 AB4 A1 AC3 A2 AD3 A3 AE2 A4 AD2 A5 AC2 A6 AC1 A7 AB2 A8 AB1 A9 AA4 A10 AA2 A11 AA1 A12 Y5 BA0 AA3 BA1 P3 D0 SOPC-IV 实 验 指 导 书
P4 D1 R3 D2 R4 D3 T3 D4 T4 D5 U3 D6 U4 D7 W2 D8 W1 D9 V2 D10 V1 D11 U2 D12 U1 D13 T2 D14 R2 D15 V3 LDQM Y1 UDQM Y3 CKE AA7 CLK Y4 CS# W4 RAS# W3 CAS# V4 WE#
NOR Flash——AM29LV065D(U15)
FPGA 引脚 NOR Flash 信号 AC23 A0 AE24 A1 AE25 A2 AD24 A3 AD25 A4 AC25 A5 AC26 A6 AB25 A7 Y25 A8 Y26 A9 U24 A10 W25 A11 W26 A12 V25 A13 V26 A14
SOPC-IV 实 验 指 导 书
U25 A15 U26 A16 T24 A17 AB26 A18 R25 A19 T23 A20 W23 A21 T25 A22 AA23 D0 AA24 D1 Y23 D2 Y24 D3 W24 D4 V23 D5 V24 D6 U23 D7 AA26 WE# AB24 OE# AB23 CE# AA25 RDY
NAND Flash——K9F1208U0M(U9)
FPGA 引脚 NAND Flash 信号 AE3 D0 T7 D1 AA5 D2 W6 D3 V7 D4 V6 D5 V5 D6 U6 D7 R6 CLE R7 ALE T6 WE# P7 RE# R5 CE# U5 WP# P6 R/B# SOPC-IV 实 验 指 导 书
RS-232
FPGA 引脚 RS232 信号 T10 TXD’ T9 RXD’
USB2.0 接口——ISP1581(U12)
FPGA 引脚 USB2.0 信号 F3 D0 F4 D1 G3 D2 G4 D3 H3 D4 H4 D5 J3 D6 J4 D7 K3 D8 K4 D9 L3 D10 L4 D11 M3 D12 M4 D13 M5 D14 L6 D15 E1 A0 E2 A1 D1 A2 D2 A3 C2 A4 B2 A5 B3 A6 C3 A7 F1 WR# G2 RD# L7 CS# G1 READY F2 INT M2 WAKEUP K1 EOT K2 DREQ SOPC-IV 实 验 指 导 书
J1 DACK H2 INTRQ J2 DIOR H1 DIOW L2 RESET#
以太网接口——CS8900A(U4)
FPGA 引脚 网卡信号 G26 D0 G25 D1 H26 D2 H25 D3 J26 D4 J25 D5
文档评论(0)