- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
ARM硬件设计笔记
电源问题
1.VDDCORE和VDDIO 引脚电源
A)VDDCORE 和VDDIO 引脚电源必须连接到使用退耦电容的干净的直流电源上;退
耦电容应尽可能的接近微控制器的VDD 和GND 引脚;退耦电容典型值是33nF 到
100nF。
B)除保证复位的延时时间大于两个电源的上升时间外,对电源的时序上没有特殊
的要求。
C)值得注意的是在VDDCORE 一直给微控制器供电保存内部RAM 和寄存器内容时V
DDIO 供电不能停止,如果这样的话他不是破坏性的,带能导致内部外围设备的
输入进入一个不确定的状 。此外,除电流连续状态下的阻性负载外,VDDIO 的
电流消耗依赖于连接到EBI 的I/O 线和PIO 线切换时的负载电容。这就是说,当
CPU 处于备用状 时不需要停止VDDIO.
2.VPP 引脚
VPP 用来提高FLASH 的编程和擦除速度。 压范围参见数据手册。VPP 引脚可以
不连接,为防止意外,可以考虑施加一个已知的 平以防止步必要的动作。
主时钟引脚
1.MCKI 引脚
MCKI 引脚是微控制器的主时钟输入引脚。此引脚输入一个方波时钟信号。外部
时钟的高半周期(tCH)和低半周期(tCL)有一个最小值,见数据手册。AT91X40X
系列没有内部振荡器,仅仅连接一个晶振是不可以的。
2.MCKO 引脚
MCKO 引脚提供一个延时的MCKI 引脚的时钟输入信号的镜像以提供系统内的其他
设备使用。MCKO 驱动能力低,用它来驱动几个TTL 负
载是不可行的。当使用BGA 封装的AT91X40X 系列微控制器时,如果这个引脚不
使用,强烈建议你将它作为PCB 上的测试点。这样用来快速判断微控制器是否有
一个正确的时钟
NRST 输入引脚
NRST 引脚用于主系统复位。它为低时复位所有内部设备寄存器,ARM 内核的程序
计数器和JTAG/ICE 端 。在系统引导时他采样BMS 和NTRI 引脚。NRST 必须被
保持到提供给微控制器的电源稳定和依照外部振荡器的启动时间。
在释放NRST 引脚前必须保持0 平至少10个时钟周期以便能够正确的采样BMS
和NTRI 引脚。
复位期间采样的引脚
1.引导模式选择引脚(BMS)
P25/BMS 输入引脚在NRST 引脚的上升沿采样。这个引脚使ARM7TDMI 内核从他的
内部闪存,或连接到EBI 的片选0(NCS0)的一个或多个闪存开始读取指令。一旦
BMS 引脚在复位期间被采样完毕并且处理器正确初始化,P25/BMS 引脚能够作为
通用I/O 引脚。
PDF created with pdfFactory Pro trial version
依赖于BMS 引脚的 平,能够选择引导用存储器数据总线宽度的选择,8 位或1
6 位。具体请参见数据手册。
2.三 输入引脚
为了调试的方便,AT91X40X 系列提供了一个三 模式。这能够从目标板连接仿
真探头到应用板。在三 模式,所有AT91X40X 系列微控制器的输出驱动引脚均
被禁止。对于基于闪存的AT91FR40X 系列微控制器,三 模式使编程器像对待A
TMEL 闪存一样对待微控制器。
当用户不使用AT91 系列的三 模式时,在复位期间NTRI 引脚必须通过一个400
KR 的 阻上拉。注意,NTRI 引脚复用为I/O 线P21 和USART1 的TXD1 引脚。如
文档评论(0)