数字电路第章门电路习题解.pptVIP

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电路第章门电路习题解

第2章 逻辑门电路习题 开关特性 TTL门 OC门 综合 MOS 2.1 在图2.42所示各电路中,当输入电压u1分别为0V、+5V、悬空时,试计算输出电压uO的数值,并指出三极管工作状态。假设三极管导通时的UBE=0.7V。 2.1解续 (b)uI=0V,假设T截止, uB=(0-(-10))*20/(20+5.1)-10= -2V 假设成立,uO=10V uI=5V,假设T导通,等效图(a1) i1=(5-0.7) /5.1=0.84mA, i2=(10+0.7) /20=0.535mA,iB=i1-i2=0.305mA iBSC=(10-0.3)/(2*30)=0.162mA iB iBSC,T饱和导通, uO=0.3V uI悬空,假设T截止,等效图(a1)中将左面回路断开 uB=-10V 假设成立,uO=10V 2.2 为什么说TTL与非门输入端在以下三种接法时,在逻辑上都属于输入为0? (1)输入端接地; (2)输入端接低于0.8V的电源; (3)输入端接同类与非门的输出低电平0.3V。 2.3 为什么说TTL与非门输入端在以下三种接法时,在逻辑上都属于输入为1? (1)输入端悬空; (2)输入端接高于2V的电源: (3)输入端接同类与非门的输出高电平3.6V。 2.4 指出图2.43中各门电路的输出是什么状态(高电平、低电平或高阻态)。假定它们都是T1000系列的TTL门电路。 2.5 图2.44所示为TTL与非门。设其输出低电平UOL≤0.35V,输出高电平UOH≥3V,允许最大灌入电流IOL=13mA,关门电平UOFF=0.8V,开门电平UON=1.5V。 (1)试求该TTL与非门的扇出系数No; (2)试求该TTL与非门的低电平噪声容限UNL和高电平噪声容限UNH。 2.6 电路如图2.45所示,已知OC门的输出低电平UOL=0.3V;TTL与非门的内部电路如图2.7所示,其输出低电平UOL=0.3V,输出高电平UOH=3.6V,高电平输入电流IIH=40mA,低电平输入电流IIL=1.5mA;三极管导通时,UBE=0.7V,饱和管压降UCES=0.3V,UCC=5V。试分别求出在下列情况下的UB、UC和UF值。 (1)UA1=0.3V,UA2=3.6V: (2)UA1=UA2=3.6V; (3)R1=? ,UA1=UA2=3.6V; (4)R2=? ,UA1=UA2=3.6V; (5)R3=? ,UA1=UA2=3.6V。 2.7 在图2.25所示电路中,已知OC门在输出低电平时允许的最大负载电流IOL=12mA,在输出高电平时的漏电流IOH=200uA,与非门的高电平输入电流IIH=50uA,低电平输入电流IIL=1.4mA,UCC=5V,RC=1kQ。 (1)试问OC门的输出高电平UOH为多少? (2)为保证OC门的输出低电平UOL不大于0.35V,试问最多可接几个与非门? (3)为保证OC门的输出高电平UOH不低于3V,试问可接与非门的输入端数为多少? 2.8 试比较TTL电路和CMOS电路的优、缺点。 2.9 试说明下列各种门电路中哪些的输出端可以并联使用。 (1)具有推拉式输出级的TTL门电路; (2)TTL电路的OC门; (3)TTL电路的三态输出门; (4)普通的CMOS门: (5)漏极开路的CMOS门; (6)CMOS电路的三态输出门。 2.10 写出图2.46所示电路的逻辑表达式。 * * 课件主编:徐 梁 习题解 数字电子技术基础 第1题 第2题 第3题 第4题 第5题 第6题 第7题 第8题 第9题 第10题 ★ 作业 ★A组 ★B组 ★ 解(a)uI=0V,假设T截止, uB=(0-(-10))*20/(20+5.1)-10= -2V 假设成立,uO=10V uI=5V,假设T导通,等效图(a1) i1=(5-0.7) /5.1=0.84mA, i2=(10+0.7) /20=0.535mA,iB=i1-i2=0.305mA iBSC=(10-0.3)/(2*30)=0.162mA iB iBSC,T饱和导通, uO=0.3V uI悬空,假设T截止,等效图(a1)中将左面回路断开 uB=-10V 假设成立,uO=10V (a) (a1) (b) (b1) 解:TTL输入标准值 UIL=0.8V (1)uI=0UIL,所以为逻辑0 (2)uI0.8V=UIL,所以为逻辑0 (3)uI0.3V0.8V=UIL,所以为逻辑0 解:TTL输入标准值 UIH=2V (1)以基本TTL与非门为例,当输入端悬空时,T1和射极电流iE1=0,集电极正偏,T2,T5饱和导通,相当于输入

文档评论(0)

docman126 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:7042123103000003

1亿VIP精品文档

相关文档