2016年数字逻辑课程设计报告格式教程.doc

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
2016年数字逻辑课程设计报告格式教程

PAGE  河北地质大学 信息工程学院 数字逻辑课程设计报告 题 目 运算器的设计 姓 名 高伟东 学 号 414109070306 班 号 4141090703 指导老师 关文革 成 绩 2016年6月 设计内容 键盘上有0-9及+-=按键,实现输入的2革个一位十进制数的加、减运算,有线性结构的键盘,有清除键。 系统总体设计 系统顶层框图 系统由七个模块组成,按键处理模块、操作数1寄存器、操作数2寄存器、操作符触发器、运算器模块、结果寄存器、控制器模块。 系统逻辑框图 子模块1设计 子模块元件图及输入输出描述(包括每个信号名字) 按键器,用于输入数字及运算符 LIBRARY ieee; USE ieee.std_logic_1164.ALL; USE ieee.std_logic_unsigned.ALL; USE ieee.std_logic_arith.ALL; ENTITY keypad IS PORT (key_0,key_1,key_2,key_3,key_4,key_5,key_6,key_7,key_8,key_9:IN STD_LOGIC; key_add,key_sub,key_equ,key_reset:IN STD_LOGIC; numout: OUT integer RANGE 0 TO 20; press_num: OUT STD_LOGIC; opout:OUT STD_LOGIC; press_op:OUT STD_LOGIC; press_equ:OUT STD_LOGIC ); END ENTITY keypad; ARCHITECTURE arc1 OF keypad IS BEGIN PROCESS(key_0,key_1,key_2,key_3,key_4,key_5,key_6,key_7,key_8,key_9,key_add,key_sub,key_equ) VARIABLE key:STD_LOGIC_VECTOR (9 DOWNTO 0); BEGIN key:=key_9 key_8 key_7 key_6 key_5 key_4 key_3 key_2 key_1 key_0; CASE key IS WHEN 1111111110=numout=0;press_num=1; WHEN 1111111101=numout=1;press_num=1; WHEN 1111111011=numout=2;press_num=1; WHEN 1111110111=numout=3;press_num=1; WHEN 1111101111=numout=4;press_num=1; WHEN 1111011111=numout=5;press_num=1; WHEN 1110111111=numout=6;press_num=1; WHEN 1101111111=numout=7;press_num=1; WHEN 1011111111=numout=8;press_num=1; WHEN 0111111111=numout=9;press_num=1; WHEN OTHERS=numout=0;press_num=0; END CASE; IF key_add=0 THEN opout=0;press_op=1; ELSIF key_sub=0 THEN opout=1;press_op=1; ELSE opout=Z;press_op=0; END IF; IF key_equ=0 THEN press_equ=1; ELSE press_equ=0; END IF; END PROCESS; END ARCHITECTURE arc1;。 寄存器,用以储存数据和运算结果 Clk为脉冲端,reset为清零端,din为输入端,qout为输出端。 LIBRARY ieee; USE ieee.std_logic_1164. ALL; USE ieee. std_logic_unsigned.ALL; USE ieee.std_logic_arith.ALL; ENTITY reg IS PORT ( clk,reset: IN STD_LOGIC; din:IN integer range 0 to 20; qout: OUT integer rang

您可能关注的文档

文档评论(0)

shuwkb + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档