第4章微机存储器系统.pptVIP

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

主板上的内存插槽内存插槽用于插入内存条,主板所支持的内存的种类和容量由内存插槽决定。?????????????????????????????????????????????????????????????????????????????????????????????????????????????168针SDRAMSIMM插槽184针DDRDIMM插槽240针DDR2DIMM插槽第30页,共71页,星期日,2025年,2月5日4.3微型计算机中存储器的系统组成这是本章的重点内容SRAM、EPROM与CPU的连接译码方法同样适合I/O端口第31页,共71页,星期日,2025年,2月5日4.3.1存储器芯片与CPU连接存储芯片的数据线存储芯片的地址线存储芯片的片选端存储芯片的读写控制线第32页,共71页,星期日,2025年,2月5日存储芯片数据线的处理若芯片的数据线正好8根:一次可从芯片中访问到8位数据全部数据线与系统的8位数据总线相连若芯片的数据线不足8根:一次不能从一个芯片中访问到8位数据利用多个芯片扩充数据位——简称“位扩充”第33页,共71页,星期日,2025年,2月5日位扩充2114(1)A9~A0I/O4~I/O1片选D3~D0D7~D4A9~A02114(2)A9~A0I/O4~I/O1CECE多个位扩充的存储芯片的数据线连接于系统数据总线的不同位数其它连接都一样这些芯片应被看作是一个整体第34页,共71页,星期日,2025年,2月5日存储芯片地址线的连接芯片的地址线通常应全部与系统的低位地址总线相连寻址时,这部分地址的译码是在存储芯片内完成的,称为“片内译码”000H001H002H…3FDH3FEH3FFH全0全100…0000…0100…10…11…0111…1011…11范围(16进制)A9~A0第35页,共71页,星期日,2025年,2月5日存储芯片片选端的译码由于存储器芯片的容量是有限的,微机中存储器的总容量一般远大于单个存储器芯片的容量,因此,存储器往往由多片存储器芯片组成。在CPU与存储器芯片之间必须设有片选择译码电路,一般由CPU的高位地址译码产生片选,而低位地址送给存储器芯片的地址输入端,以提供存储芯片内部的行、列地址。第36页,共71页,星期日,2025年,2月5日存储芯片片选端的译码存储系统常需利用多个存储芯片扩充容量,也就是扩充了存储器地址范围进行“地址扩充”,需要利用存储芯片的片选端对多个存储芯片(组)进行寻址这个寻址方法,主要通过将存储芯片的片选端与系统的高位地址线相连来实现这种扩充简称为“地址扩充”或“字扩充”第37页,共71页,星期日,2025年,2月5日地址扩充(字扩充)片选端D7~D0A19~A10A9~A0(2)A9~A0D7~D0CE(1)A9~A0D7~D0CE译码器00000000010000000000第38页,共71页,星期日,2025年,2月5日4.3.28086微机存储器系统8086存储器空间8086系统有20根地址线,16根数据线,寻址空间为1MB8086CPU的存储器组织采用2体结构,把1MB存储器分为2个512KB的存储体,即分为偶地址体与奇地址体(简称偶体和奇体)各512KB,仅当A0=0时,访问偶体中一个字节;仅当BHE=0时,访问奇体中一个字节,当二者均为0时,访问偶地址起始的一个字。偶地址数据由数据线低8位传送奇地址数据由数据线高8位传送奇、偶地址数据存取分别由BHE和A0控制(见下表)第39页,共71页,星期日,2025年,2月5日8086存储器空间BHEA0操作所用总线00从偶地址读/写一个字D15~D010从偶地址读/写一个字节D7~D001从奇地址读/写一个字节D15~D8MEMRMEMWM/IORDWR存储器读命令存储器写命令存储器连接的控制信号第40页,共71页,星期日,2025年,2月5日8086系统存储器连接举例例:由2片62256(32K×8RAM)组成64K×8RAM的8086微机存储器系统,试给出硬件电路连接图。(1)控制奇偶片的写使能WE地址信号A0~A19和BHE是8086CPU经锁存器8282或74LS373锁存后产生的信号数据总线D0~D15是8086CPU的AD0~AD15经8286或74LS245缓冲后产生的信号MEMR和MEMW在最小模式下由8086C

文档评论(0)

xiaozhuo2022 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档