hevc码流解析与熵解码模块的研究与设计集成电路工程专业论文.docxVIP

hevc码流解析与熵解码模块的研究与设计集成电路工程专业论文.docx

  1. 1、本文档共79页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
hevc码流解析与熵解码模块的研究与设计集成电路工程专业论文

山东大学硕士学位论文3.3 山东大学硕士学位论文 3.3 0阶指数哥伦布解码模块设计 24 3.4 CABAC熵解码模块设计 26 3.4.1 CABAC解码流程简介 。26 3.4.2 CABAC硬件解码模块架构 。28 3.4.3上下文模型与解码引擎参数的初始化 29 3.4.4上下文模型索引值的生成 31 3.4.5算术解码模块 32 3.4.6去二进制化模块 37 3.5数据访问模块设计 。41 3.6本章小结 43 第四章HEVC解码IP的FPGA验证平台搭建 .44 4.1 FPGA验证平台架构 44 4.2 FPGA验证平台配置 45 4.2.1 HDMI处理芯片 .45 4.2.2 12C主控模块 45 4.2.3寄存器设置 47 4.3 YUV420到YUV444色域转换 48 4.4 HDMI图像信号驱动器 50 4.5本章小结 ..5 l 第五章HEVC解码模块仿真验证与结果分析 。52 5.1解码模块仿真验证 一52 5.2结果分析 。56 5.2.1量化参数、码率和压缩比分析 .56 5.2.2码流解析与熵解码时钟利用效率分析 58 5.2.3硬件资源使用 59 5.3本章小结 ..59 第六章总结与展望 .60 参j蚊献 62 万方数据 山东大学硕士学位论文致{射 山东大学硕士学位论文 致{射 .68 攻读硕士研究生期间的研究成果 69 万方数据 山东大学硕士学位论文CATALoG 山东大学硕士学位论文 CATALoG ABSTRACT(Chinese) I ABSTRACT(English) III Chapter 1 Introduction ..1 1.1 Background of HEVC Standard. . .. .. .. . . ... . ...1 1.2 Status and Purpose of HEVC Research . .. . .. . .. . . .2 1.3 Research Content andArchitecture ofthe Paper .. .. .. . 5 Chapter 2 Research and Analysis of HEVC coding Standard 7 2.1 Basic Encoding Flow ofHEVC . . . . .. . . . . . .. .7 2.2 Basic Decoding Flow ofHEVC . . . .. .. . . ... .. .. .9 2.3 Analysis ofKey features in HEVC . . .. .. . . . .. .. .10 2.3.1 Picture Partitioning Method in HEVC .10 2.3.2 Parallel Processing、^,ith Multilevel Methods .1 1 2.3.3 Entropy Encoding and Decoding .12 2.3.4 Intra Prediction Modes .1:; 2.3.5 Motion Compensation. . . ... . . ... . . .. ..1 3 2.3.6 Transformation and Quantization 14 2.3.7 In—loop Filter . . .. . .. .. . .. .. . .. .. ....14 2.4 Chapter Summary .14 Chapter 3 Hardware Design of HEVC Bitstream Parsing and Entropy Decoding Module . 16 3.1 Hardware Architecture of髓VC Decoder ..1 6 3.2 Design ofBitstream Parser and Entropy Decoder. . . . . . .. .17 3.2.1 Achitecture of Bitstream Parser and Entropy Decoder .1 8 3.2.2 Design ofRing Buffer ..19 3.2.3 Design ofBitstream Parser FSM .20 万方数据 山东大学硕士学位论文3.2.4 山东大学硕士学位论文 3.2.4 State-jump Logic Based on Clock-Gating ..23 3.3 Desig

您可能关注的文档

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档