ARM9硬件接口学习之四CLOCK.docVIP

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
ARM9硬件接口学习之四CLOCK

ARM9硬件接口学习之四 CLOCK S3C2410 CPU默认的工作主频为12MHz,使用PLL电路可以产生更高的主频供CPU及外围器件使用。S3C2410有两个PLL:MPLL和UPLL,UPLL专用与USB设备。MPLL用于CPU及其他外围器件。 通过MPLL会产生三个部分的时钟频率:FCLK、HCLK、PLCK。FCLK用于CPU核,HCLK用于AHB总线的设备(比如SDRAM),PCLK用于APB总线的设备(比如UART)。从时钟结构图中可以查看到使用不同时钟频率的硬件。 Figure 7-1. Clock Generator Block Diagram ? (注:这里要注意从图中看出,Uart使用的是PCLK,后面Uart实验会用到) ? 下面介绍MPLL的启动流程: (注:下面内容部分直接摘录自《s3c2410完全开发流程》,Clock部分写了非常好) S3c2410 datasheet 224页“Figure 7-4. Power-On Reset Sequence”展示了上电后MPLL启动的过程 ? ? 请跟随FCLK的图像了解启动过程: 1、上电几毫秒后,晶振输出稳定,FCLK=晶振频率,nRESET信号恢复高电平后, CPU开始执行指令。 2、我们可以在程序开头启动MPLL,在设置MPLL的几个寄存器后,需要等待一段时间(Lock Time),MPLL的输出才稳定。在这段时间(Lock Time)内,FCLK停振,CPU停止工作。Lock Time的长短由寄存器LOCKTIME设定。 3、Lock Time之后,MPLL输出正常,CPU工作在新的FCLK下。 ? 设置S3c2410的时钟频率就是设置MPLL的几个寄存器: 1、LOCKTIME:设为0x00ffffff 前面说过,MPLL启动后需要等待一段时间(Lock Time),使得其输出稳定。位[23:12]用于UPLL,位[11:0]用于MPLL。使用确省值0x00ffffff即可。 2、CLKDIVN:用来设置FCLK:HCLK:PCLK的比例关系,默认为1:1:1 这里值设为0x03,即FCLK:HCLK:PCLK=1:2:4 CLKDIVN ? 3、MPLLCON:设为(0x5c? 12)|(0x04 4)|(0x00),即0x5c0040 对于MPLLCON寄存器,[19:12]为MDIV,[9:4]为PDIV,[1:0]为SDIV。有如下计算公式: MPLL(FCLK) = (m * Fin)/(p * 2^s) 其中: m = MDIV + 8, p = PDIV + 2 Fin?即默认输入的时钟频率12MHz。MPLLCON设为0x5c0040,可以计算出FCLK=200MHz,再由CLKDIVN的设置可知:HCLK=100MHz,PCLK=50MHz。 ? ?通常我们将如上时钟初始化的过程写成clock_init函数供其他函数调用,代码如下: void clock_init(void) { ????????/*init clock*/ rLOCKTIME = 0xFFFFFF; ? ????/*FCLK:HCLK:PCLK=1:2:4,这样假设处理器主频为200M,则HCLK为50M,PCLK为25M。ARM920T内核使用FCLK,?内存控制器,LCD控制器等使用HCLK,看门狗、串口等使用PCLK*/ rCLKDIVN??= 0x3; ? ????/*?设置时钟频率为200M*/ ????rMPLLCON =?0x5c0040; ??? } 文件: clock.rar 大小: 0KB 下载: 下载

文档评论(0)

qwd513620855 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档