实验箱8段显示器硬件配置.pptVIP

  1. 1、本文档共41页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验箱8段显示器硬件配置.ppt

实验箱8段显示器硬件配置 实验四: 八段显示器实验 1、每发出一次单脉冲,使用PA7-PA4口读取一次4位开关值,送往八段显示器显示,同时在CRT上显示,10次后结束。 2、每1秒,使用PA7-PA0口读取一次8位开关值,送往八段显示器显示,同时在CRT上显示,10次后结束。 放大器的组成 具有四个支路的运算放大器 具有四个支路的运算放大器 T型权电阻网络转换原理 D/A芯片的性能参数和术语 (1)分辨率:由最低位增1引起的增量同最大输入量的 比率。 (2)转换速度:模拟信号输出的电压最大变换速度。 (3)转换精度: 绝对转换精度:每个输出电压接近理想值的程度。 相对转换精度:绝对精度同满刻度的百分比。 DAC和微处理器接口中需要考虑的问题 (1)、输入缓冲能力 (2)、输入码制 (3)、输入数据的宽度 (4)、DAC是电流型还是电压型 (5)、DAC是单极性输出还是双极性输出 D/A芯片简介 双极性电压输出电路 实验箱单、双极性电路图 实验要求:DAC 0832 1、使用软件延时方法实现锯齿波、方波、三角波、梯形波。 2、使用8253产生10ms脉冲重新实现上述要求 计数器式A/D转换器工作原理 双积分式A/D转换器工原理 逐次逼近型A/D转换器原理 实验箱AD配置图 实验六:AD转换器 实验六:AD转换器 要求: 将INT0—INT7分别连接到三个可变电阻器上,每秒采集一次0809转换的数字量。 1、检测计算机键盘,键入空格键后开始执行。 2、将转换后的数字量和路号同时送往8段显示器和CRT上显示,采集10个循环后结束。 3、将采集到的数据送往内存TABLE开始的240个单元中存放。 AD574A与CPU相连的接口电路 D7-D0 D7-D0 ADDC ADDB ADDA A2 A1 A0 + + ALE START OE /IOR /CS-0809 /IOW 1MHZ CLK IN0 IN1 IN7 +5V EOC 读入数据100次,存放在DAT单元中,读入的数据在屏幕上显示,并检查DAT单元中的内容。 (1)用延时100us实现: (2)用检测EOC信号实现: 2. 读入数据100次,存放在DAT单元中,在发光二极管上显示输出,并检查DAT单元中的内容。 (1)用延时100us实现: (2)用检测EOC信号实现: 3. 读入数据100次,存放在DAT单元中,在七段显示器、发光二极管、屏幕上同时显示输出,并检查DAT单元中的内容。 (用延时100us实现) * * 段码 正向驱动器 反 相 驱 动 器 位码 7407 75452 LED0 LED6 DP SG-SA 计算机自动控制系统 输入级: 采用差动放大电路,高阻抗。分同相、反相端。 中间级:采用共发射极或多极直接耦合接法,提供高开 环的放大倍数。 输出级:一般采用互补对称电路组成,提供较低的输 出阻抗、高负载能力,提供较大的输出电压 或电流。 偏置电路:为上述电路提供合适而稳定的偏置电流。 V0 R3 V3 V2 V1 V0 R0 R1 R2 - + Rf V0 R 8R 4R 2R - + VREF D0 D1 D2 D3 Rf VA Rf Vref 2R 2R 2R 2R 2R R R R - + Dn D0 D1 D2 DAC与微处理器接口实例 (1)DAC的分辨率小于等于系统数据总线宽度时,DAC与系统的连接。 (2)分辨率大于系统总线宽度时,DAC与系统的连接。 译码 地址 D0~D7 CLK DAC Vout + _ A LS273 IOW 主机位数大于或等于DAC芯片的连接 CPU与DAC0832的接口 WR1 CS IOW +5V +5V Rfb Iout2 Iout1 WR2 XFER DGND AGND D0~D7 DI0~D17 Vcc ILE VREF Vout + _ A 译码 地址 74LS273引脚图 74273真值表 AD561与CPU的接口电路 M/IO R1(R) R3(2R) R2(2R) Rfb Iout2 Iout1 AGND DI VREF Vout1 + _ A1 Vout2 + _ A2 I1 I2 I1+I2=0 Vref UB +12V VCC UA LM324 LM324 -12V Rfb Iout1 Iout2 - + - + 10k 20k 20k +12V -12V +5V Vref 2.5V 16次 5V 32次 16次 16次 0V 16次 16次

文档评论(0)

suijiazhuang1 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档