毕业设计 基于VHDL的数字密码器的设计.docVIP

毕业设计 基于VHDL的数字密码器的设计.doc

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
毕业设计 基于VHDL的数字密码器的设计.doc

基于VHDL的密码设计】 本论文介绍一种利用?EDA技术?和VHDL?语言通过自顶向下的设计方法对密码进行设计,FPGA芯片EPF10K10LC84-4上实现。用FPGA 器件构造系统, 所有算法完全由硬件电路来实现, 使得系统的工作可靠性大为提高。由于FPGA 具有ISP (在系统可编程)功能, 当设计需要更改时, 只需更改FPGA 中的控制和接口电路, 利用EDA 工具将更新后的设计下载到FPGA 中即可, 无需更改外部电路的设计, 大大提高了设计的效率。因此, 采用FPGA 开发的数字系统, 不仅具有很高的工作可靠性, 其升级与改进也极其方便。本文设计的密码器采用6位密码, 比一般的四位密码锁具有更高的安全可靠性, 应用前景十分良好。 【关键词】 数字密码器 EDA VHDL 自顶向下 FPGA Abstract: This paper introduced one method that use the EDA technologies and VHDL language, through top-down approach to the design of digital password lock design. At last, in FPGA chip EPF10K10LC84-4 to achieve. Structural system with FPGA devices, all algorithm entirely by the hardware circuitry to achieve, making the system work reliability greatly improved. As FPGA with ISP (in-system programmable) function, when the need to change the design, simply change the FPGA in the control and interface circuits, use of EDA tools will be updated after the design can be downloaded to the FPGA, without changing the external circuit, greatly improving the efficiency of the design. Therefore, the digital system developed by FPGA, working not only with high reliability, upgrade and improve its also extremely convenient. In this paper, the design of the password-lock using 6 bite password, than the average four bite password lock has a higher safety and reliability, application prospects are very good. Key words: digital password lock EDA VHDL top-down FPGA 目录 摘要 1 1 EDA技术概述 4 1.1 现代电子设计方法—EDA技术 4 1.1.1 EDA技术的发展历程 4 1.1.2 EDA技术的基本特征 4 1.1.3 EDA技术的发展趋势 5 1.2 硬件描述语言(VHDL)简介 5 1.2.1 VHDL的产生与发展 6 1.2.2 VHDL的基本特征 6 1.2.3 VHDL的设计流程 6 1.3 可编程逻辑器件(PLD)简介 7 1.3.1 PLD的发展历程 7 1.3.2 FPGA/CPLD简介 8 1.3.3用FPGA/CPLD进行开发的优点 8 2 数字密码器的VHDL设计 9 2.1 数字密码器的总体方案设计 9 2.1.1 数字密码器的功能描述 9 2.1.2 数字密码器的内部结构及模块划分 10 2.1.3 数字密码器的工作过程 11 2.2 数字密码器的顶层设计 11 2.2.1 顶层模块的输入输出 11 2.2.1模块描述 12 2.2.2 VHDL设计 12 2.3 数字密码器的底层设计 12 2.3.1 分频模块 12 2.3.2 消抖同步模块 13 2.3.3 使能电路模块 14 2.3.4 密码预置输出模块 15 2.3.5 编码模块 15 2.3.6 比较模块 16 2.3.7 计数器选择模块 16 2.3.8 数码管显示译码模块 17 2.3

您可能关注的文档

文档评论(0)

changlipo2019 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档