EDA技术知识项目五Quartus II软件基本操作.pptxVIP

EDA技术知识项目五Quartus II软件基本操作.pptx

  1. 1、本文档共23页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA技术知识项目五Quartus II软件基本操作.pptx

05;任务5.1 四位串行加法器设计;5.1.1 新建four_add工程 新建一个存放工程的文件夹,位置不要放在安装目录中,此文件夹将被EDA软件默认为工作库。一般不同的设计项目最好放在不同的文件夹中,而同一工程所包含的所有文件都必须存放在同一文件夹中。QUARTUSII软件中所有的设计任务都是一个工程,因此新建工程是每个设计都需要的操作,而此项操作一般是在新建工程向导提示下完成,具体操作如下:;5.1.2 新建文件 新建全加器原理图文件full_add和四位串行加法器原理图文件four_add。 选择常用编辑栏的第一个按钮,或者File菜单下New项打开新建文件窗口,如图5-6所示。此窗口提供包括设计输入文件(如原理图文件、VHDL文件)、波形仿真文件、初始化数据文件、硬件测试文件等创建。这里选择原理图文件,点击OK。;5.1.3 原理图设计输入 原理图设计输入一般包括元件、输入输出引脚导入,编辑引脚名称,连线。;2.导入仿真观测的输入输出节点 在View/Utility下单击Node Finder,弹出导入节点窗口。在“Filter:”选项下选择管脚类型为“Pins∶all”,然后单击List按钮,可在下边空白区域看到设计项目中的输入输出信号,选中需要观测的信号,如图5-12所示,用鼠标拖至波形编辑器的左边空白区域。 关闭信号查找窗口,保存波形文件,文件名为four_addvwf(注:扩展名默认不填,文件名与项目名同名)。 ;3.为输入信号编辑波形 波形编辑器窗口左侧为信号赋值工具条,根据实际要求点选工具按钮对输入信号编辑波形。这些工具条按钮和菜单的含义,如图5-13所示。 (1)设置仿真时间。 (2)设置输入信号波形。 手动编辑:按住鼠标左键不动拖动至某一位置可以选中某一时间段,然后选择工具条上的波形编辑按钮即可为信号在该时段编辑好了波形。自动编辑:选中波形编辑器左栏中的某一信号,然后点击工具条按钮中的某一按钮即可按照按钮具体功能给信号编辑好了波形。这里手动将输入的ain、bin、cin的8种状态用波形编辑出来,波形按10ns变化一次。设置好的波形如图5-14所示。 (3)设置完后保存波形文件。名称与工程名字一致。;4.时序仿真 Quartus II中默认的仿真是时??仿真,直接选择Processing菜单下的Start Simulation选项(或者是单击按钮),即开始波形仿真。状态窗口会显示出仿真进程,仿真结束后,得到的仿真报告如图5-15所示。 5.功能性仿真 功能仿真是对VHDL、原理图描述或其他描述形式的设计的逻辑功能进行模拟测试,以了解其实现的功能是否满足要求,仿真过程不涉及任何具体器件的硬件特性,是最理想的仿真。首先选择Assignmennts|settings菜单命令,在弹出的Settings对话框中进行设置。操作界面如图5-16所示,单击左侧标题栏中的Simulator Settings选项后,在右侧Simulation mode下拉列表中选择Functional选项即可(软件默认的是Timing选项),单击OK按钮后设置完成。 设置完成后还需要生成功能仿真网络表。最后单击按钮进行功能仿真,结果如图5-17和图5-18所示,显示仿真后的波形没有延时,验证了全加器和四位串行加法器功能。;任务5.2 流水灯电路设计; 1.新建led 8工程和原理图文件led 8;任务5.3 嵌入式逻辑分析仪SignalTapII使用;1.建立SignalTap II (.stp)文件并加入工程。 2.设置被测信号。 3.设置采样时钟。 4.设置触发条件。 5.建立硬件环境。 6.在SignalTap II窗口,浏览找到下载文件将其下载至开发板,之后选择ProcessingRun Analysis或者单击图标。接着,单击SignalTap II窗口中的Data标签页。这时SignalTap II Instance Manager面板中状态Status中显示“Waiting for trigger”,这是因为触发条件没有满足。;5.3.2 多级触发使用 在这部分中,设置SignalTap II的触发条件为:当开关0、1、2、3的值依次从0变为1,即开关0-3的上升沿按顺序到来时。 1.在Signal Configuration面板中,在Trigger Conditions下拉菜单中选择4,如图5-30所示;2.右键点击触发条件1中对应SW[0]的单元,并选择上升沿Rising Edge。进行同样的操作把触发条件2中SW[1],触发条件3中SW[2]和触发条件4中SW[3]的触发条件设为Rising Edge。这时,我们得到如图5-31所示的Setup标签页界面。 3.重新编译整个工程然后把配置文件重新下载到开发板上。 4

文档评论(0)

youngyu0329 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档