4存储器-2半导体M(2011年09级)精品.pptVIP

  1. 1、本文档共80页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
4存储器-2半导体M(2011年09级)精品

4.2.3 半导体存储器逻辑设计 需解决: 芯片的选用、 例1. 用2114(1K×4)SRAM芯片组成容量为4K×8的存储器。地址总线A15~A0(低),双向数据总线D7~D0(低),读/写信号线R/W。 给出芯片地址分配与片选逻辑,并画出M框图。 1.计算芯片数 动态M的刷新、 (1)先扩展位数,再扩展单元数。 主存的组织涉及: 主存的校验。 地址分配与片选逻辑、 信号线的连接。 2片1K×4 1K×8 4组1K×8 4K×8 8片 M的逻辑设计、 存储器寻址逻辑 2.地址分配与片选逻辑 (2)先扩展单元数,再扩展位数。 4片1K×4 4K×4 2组4K×4 4K×8 8片 芯片内的寻址系统 芯片外的地址分配与片选逻辑 为芯片分配哪几位地址,以便寻找片内的存储单元 由哪几位地址形成芯片选择逻辑,以便寻找芯片 存储空间分配: 4KB存储器在16位地址空间(64KB)中占据 任意连续区间。 A11A10 64KB 1K×4 1K×4 1K×4 1K×4 1K×4 1K×4 1K×4 1K×4 需12位地址寻址: 4KB A15…A12A11A10A9……A0 A11~A0 0 0 0 …… 0 任意值 0 0 1 …… 1 0 1 1 …… 1 1 0 1 …… 1 0 1 0 …… 0 1 0 0 …… 0 1 1 0 …… 0 1 1 1 …… 1 片选 芯片地址 低位地址分配给芯片,高位地址形成片选逻辑。 芯片 芯片地址 片选信号 片选逻辑 1K 1K 1K 1K A9~A0 A9~A0 A9~A0 A9~A0 CS0 CS1 CS2 CS3 A11A10 A11A10 A11A10 3.连接方式 (1)扩展位数 4 1K×4 1K×4 4 10 1K×4 1K×4 4 10 1K×4 1K×4 4 10 4 1K×4 1K×4 4 10 4 4 A9~A0 D7~D4 D3~D0 4 4 R/W A11 A10 CS3 A11 A10 CS0 A11 A10 CS1 A11 A10 CS2 (2)扩展单元数 (3)连接控制线 (4)形成片选逻辑电路 R/W R/W R/W R/W 某半导体存储器,按字节编址。其中,0000H~07FFH为ROM区,选用EPROM芯片(2KB/片);0800H~13FFH为RAM区,选用RAM芯片(2KB/片和1KB/片)。地址总线A15~A0(低)。给出地址分配和片选逻辑。 例2. 1.计算容量和芯片数 ROM区:2KB RAM区:3KB 存储空间分配: 2.地址分配与片选逻辑 先安排大容量芯片(放地址低端),再安排小容量芯片 便于拟定片选逻辑。 共3片 A15A14A13A12A11A10A9…A0 0 0 0 0 0 0 …… 0 0 0 0 0 0 1 …… 1 0 0 0 0 1 1 …… 1 0 0 0 1 0 0 1 … 1 0 0 0 0 1 0 …… 0 0 0 0 1 0 0 0 … 0 低位地址分配给芯片,高位地址形成片选逻辑。 芯片 芯片地址 片选信号 片选逻辑 2K 2K 1K A10~A0 A10~A0 A9~A0 CS0 CS1 CS2 A12A11 A12A11 A12A11 5KB需13位地址寻址: ROM A12~A0 64KB 1K 2K 2K RAM A10 A15A14A13为全0 D7~D0 A10~A0 A10~A0 A9~A0 2K×8 ROM 2K×8 RAM 1K×8 RAM CS0 CS1 CS2 R/W 地址 A12 A11 A12 A11 A12 A11 A10 某半导体存储器,按字节编址。其中,0000H~07FFH为ROM区,选用EPROM芯片(2KB/片);0800H~13FFH为RAM区,选用RAM芯片2114(1KB/片×4)。地址总线A15~A0(低)。给出地址分配和片选逻辑。 例3. 1.计算容量和芯片数 ROM区:2KB RAM区:3KB 存储空间分配: 2.地址分配与片选逻辑 先安排大容量芯片(放地址低端),再安排小容量芯片 便于拟定片选逻辑。 共6片 0 0 0 1 0 0 1 … 1 0 0 0 1 0 0 0 … 0 A15A14A13A12A11A10A9…A0 0 0 0 0 0 0 …… 0 0 0 0

文档评论(0)

bodkd + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档