山东农业大学《集成电路设计基础》18组合逻辑5.pptVIP

山东农业大学《集成电路设计基础》18组合逻辑5.ppt

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
动态设计中的问题:漏电 电荷漏电解决方法 动态设计问题2:电荷共享 克服电荷再分配 动态设计问题:时钟馈通 时钟馈通 动态逻辑门的级联 Domino多米诺逻辑 为何称Domino逻辑? Domino逻辑的特点 只能实现同相逻辑 速度很快 tpHL为0,只存在tpLH 输入电容减小–逻辑驱动需求减小 差分(双轨)Domino逻辑 第7章 时序逻辑 存储机理 双稳态原理 静态存储器 亚稳态(Metastable) 静态存储 1. 利用正反馈(再生):静态(双稳态) (1)静态:信号可以“无限”保持 (2)鲁棒性好:对扰动不敏感 (3)对触发脉冲宽度的要求: 触发脉冲的宽度须稍 大于沿环路总的传播 时间,也即这两个反 相器平均延时的两倍 (4)尺寸大 限制了在计算结构如流水线式数据通路中的应用 动态存储 动态(要求定期刷新,要求从电容中读出信号时不会干扰所存储的电荷,因此要求具有高输入阻抗的器件) 双稳电路状态的改变 在不存在任何触发的情形下,电路保持在单个状态(假设电源一直加在该电路上),因而记亿了一个值。 状态改变的方法 切断反馈环路:一旦反馈环路打开,一个新的值就能很容易地写入。 触发强度超过反馈环:因其强度超过存储值而迫使一个新的值进入该单元。 电子与通信工程系 主要是亚阈值漏电流 类似传输晶体管中的电平恢复管 CL储存的电荷在CL和CA之间再分配(共享),降低了可靠性 对内部节点进行预充电 采用时钟驱动晶体管 (代价是增加面积和功耗) 在输出Out和输入时钟Clk之间(预充电管),由于栅漏电容导致输出电压超出VDD。时钟的快速上升沿(和下降沿)耦合到输出Out. 2 种存储机理: ? 正反馈 ? 基于电荷 电子与通信工程系 * *

文档评论(0)

1243595614 + 关注
实名认证
文档贡献者

文档有任何问题,请私信留言,会第一时间解决。

版权声明书
用户编号:7043023136000000

1亿VIP精品文档

相关文档