- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
教学课件课件PPT医学培训课件教育资源教材讲义
编辑SignalTapII的触发信号 选择高级触发条件 进入“触发条件函数编辑”窗口 编辑SignalTapII的触发信号 编辑触发函数 编辑SignalTapII的触发信号 宏模块应用实例 工作原理 f = f0 /64 正弦信号发生器结构框图 宏模块应用实例 定制初始化数据文件 将波形数据填入mif文件表中 宏模块应用实例 定制初始化数据文件 1.建立.mif格式文件 【例】 WIDTH = 8; DEPTH = 64; ADDRESS_RADIX = HEX; DATA_RADIX = HEX; CONTENT BEGIN 0 : FF; 1 : FE; 2 : FC; 3 : F9; 4 : F5; …(数据略去) 3D : FC; 3E : FE; 3F : FF; END; 启动仿真 仿真结果 软硬件基本操作流程 启动仿真 锁定引脚菜单 软硬件基本操作流程 引脚锁定 软硬件基本操作流程 引脚锁定,并再次编译 锁定引脚 软硬件的操作 模式5的电路结构 在模式5中,键1接PIO0, 对应EP1C3的第1脚。 在此模式中,每按键一 次,输出电平‘1’和‘0’ 交替出现。故定义此键 控制muax21a的选择s。 扬声器接Speaker,对于 EP1C3,对应129脚 a接clock0 :pin93 b接clock5 :pin16 软硬件的操作 查表:“GW48 EDA系统实验信号名与芯片引脚对照表”决定引脚号 a接clock0 :pin93 b接clock5 :pin16 y接speaker扬声器:pin129 s接键1:PIO0?pin1 目标芯片 引脚锁定 a接clock0 :pin93 b接clock5 :pin16 y接speaker扬声器:pin129 s接键1:PIO0?pin1 按Pin按纽 软硬件基本操作流程 扬声器接Speaker,对于 EP1C3,对应129脚 用十芯线把主系统上ByteBlaster(mv)口和适配板上JTAG口相连,然后打开电源 跟计算机并口相连 软硬件基本操作流程 软硬件基本操作流程 软硬件基本操作流程 软硬件基本操作流程 用此钮选择编程下载 接口USB 选择JTAG模式 软硬件的操作 Clock5接入1024Hz,进入b GW48系统右下方 Clock0接入256Hz,进入a 注意,双排针的左排是全部连 接在一道的,并接于“Clock0”, “Clock0”究竟与FPGA的哪一引 脚接,要根据目标器件的型号查 表得知,如对于EP1C3,是93脚, 对于EP1K30是126脚。 双排针的右排每一针对应一个 频率信号,具体频率数值已标注 于右侧。 其他3个双排时钟接插口也一 样,具体对应引脚查下表 软硬件的操作 模式选择“5” 软硬件的操作 控制此键1,能控制多路选择器 对不同时钟的选择,从而从 扬声器中能听到不同音调的声音 其余设置默认! 软硬件基本操作流程 AS模式编程配置器件 选择AS模式编程窗口 为了在上电启动后仍然保持原有的配置文件,并能正常的工作必须将配置文件烧写进块煤用的配置芯片EPCSX中。 选择AS编程模式 软硬件基本操作流程 选择POF文件 重新启动硬件验证 软硬件基本操作流程 (1)将SOF文件转化为JTAG间接配置文件 JTAG间接模式编程配置器件 设置配置文件类型 选择配置器件的型号 输入文件名 软硬件基本操作流程 JTAG间接模式编程配置器件 点击此按键 软硬件基本操作流程 JTAG间接模式编程配置器件 点击此按键 点击此按键 点击此按键 软硬件基本操作流程 JTAG间接模式编程配置器件 点击此按键 软硬件基本操作流程 选定SOF文件后,选择文件压缩 软硬件基本操作流程 用JTAG模式对配置器件EPCS1进行间接编程 JTAG间接模式编程配置器件 软硬件基本操作流程 USB Blaster编程配置器件使用方法 软硬件基本操作流程 嵌入式逻辑分析仪使用方法 1.打开SignalTap?II编辑窗 SignalTap?II编辑窗 File—New—SignalTapii Logic Analyzer File 软硬件基本操作流程 SignalTap?II编辑窗 软硬件基本操作流程 点击此处 嵌入式逻辑分析仪使用方法 SignalTap II编辑窗 2
您可能关注的文档
最近下载
- 高中数学《集合的概念及其基本运算》导学教案.doc VIP
- 人教版八年级下英语单词默写表格(整理打印).pdf VIP
- 九年级下册数学《二次函数》二次函数的性质.doc VIP
- 第一批产学合作协同育人项目简介.doc VIP
- 女性生育力保存PPT课件.pptx VIP
- STEAM跨学科课程整合的理念、模式构建与实施挑战研究.docx VIP
- 产学合作协同育人创新创业教育改革项目申报书模板(包含内容).docx VIP
- 110千伏输电线路工程专业监理实施细则.doc VIP
- 智慧乡村、智慧农业产供销一体化、可追溯平台建设方案.pdf VIP
- 产学合作协同育人教学内容和课程体系改革项目申报书模板—基于计算思维的大学计算机课程思政案例构建与实践(包含申报书内容、合作方案、合作协议).docx
文档评论(0)