- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一种多路可编程高速时钟电路设计
一种多路可编程高速时钟电路设计引言
近年来,我国电子与通信技术的飞速发展对时域信号测试和分析提出了更高的要求,在高速数据采集与波形处理方面尤为突出。高速数据采集的关键部分为模数转换器(ADC),影响ADC性能的因素有很多:输入模拟信号的频率大小及阻抗、取样时钟的抖动质量、供电电源的去耦情况、印制板的布局布线等。ADC的动态性能受取样时钟的相位抖动(Phase Jiter)影响很大。许多现代高速、高性能ADC都要求低相位噪声(低抖动)的时钟,以保证其能工作到GHz频率范围。目前市场上可购买的ADC芯片难以满足单片20GSa/s取样率的要求,本设计中采用4片5GSa/s的EV10AQ190[3]交叉采样来实现。
每路ADC都单独需要一路2.5GHz高速、高稳采样时钟,传统的晶体振荡器虽然能提供低抖动时钟信号,但是不能工作到GHz以上频率[1]。为了保证4路ADC在各自2.5GHz取样时钟下有着较高的等效分辨率和输出信噪比,本文在时钟电路设计上采用高稳定度晶体振荡器、集成VCO的低相位噪声锁相环时钟芯片LMX2531、高精度时钟扇出器HMC987LP5E和多阶低通滤波器来实现高频率低抖动的设计要求。文章最后给出工程应用的测试和分析结果。
时钟抖动的影响及分析
时钟抖动对ADC信噪比及转换精度的影响
a. 采集时钟抖动对ADC信噪比的影响:
取样时钟的抖动能够导致ADC取样与触发时间关系上的错误,如图1所示。取样时间△t的不确定性,导致幅度的不确定性,即在输入信号幅度上造成错误的取样,因此降低了ADC的信噪比(SNR)。根据图1表达的取样时间的不确定性,可以得到信噪比模型。对于给定的时钟抖动量,数据转换器的
×
如果时钟信号抖动Tj=4ps,输入正弦波频率f=250MHz、幅度为0.5Vpp值,A/D转换器为8bit,对ADC转换的精度影响如下。
*2*3.14
A D C转换误差为:
3.14×256÷500=1.6LSB
计算结果表明,如果采集时钟抖动为4ps,8位ADC的有效分辨率最大将降低为6.4bit左右,能满足本设计要求。
采集时钟产生抖动的原因分析
热噪声、频率调制(FM)、幅度调制(AM)、相位调制(PM)和谐波成分都可以使时钟信号产生抖动,因为FM、AM、PM引起的噪声很难互相分开,因此合并为一项,统称为相位噪声。这里以使用MAX2620 VCO和PLL的高频电路为例。
a. 热噪声引起的抖动
MAX2620简化相位噪声图如图2所示,其输出放大器的热噪声L大约为-145dBm/Hz,这是个具有无限带宽的高斯白噪声,有效带宽可以用近似两倍工作频率来表示。适当调谐可以到所希望的输出频率。
为了进一步改善噪声性能,通常在VCO的输出端加一个频率响应类似带通滤波器的功率匹配网,它使振荡器中心频率f0以外的噪声得到衰减。因为热噪声是非相关的,抖动也就不会被累加,周期抖动和峰峰抖动是一样的:
===
b. 相位噪声引起的抖动
相位噪声为在某一频偏下的噪声功率与时钟载频信号功率电平之比。在上图中,100kHz频偏的相位噪声是-118dBc。MAX2620从1MHz偏移拐点频率到时钟频率的自由运行相位噪声近似为20dBc/dec,由相位噪声引入的周期抖动能用下式计算。
f是偏移频率,从原点开始,相噪以每倍频程20dB递减,相噪L(f)取自100kHz频偏。
c. 谐波成分引起的抖动
以PLL为基础的时钟信号会产生谐波,如果不加以抑制,将会降低抖动性能。图3为用频谱仪测量的1GHz时钟信号频谱图,可见有两个对称的谐波大约低于载波75dBc和85dBc,距离载波的频率偏移分别为1MHz和2MHz。周期抖动为10-6ps级。在实际应用中,这样小抖动所引起的测量误差可以忽略。
d. 总抖动
总抖动是上述三项抖动平方和的开方,约为0.586ps。
低抖动采样时钟设计技术
多路可编程时钟电路板如图4所示,为减少时钟电路的抖动,采用高稳定度石英晶体振荡器、VCO电路、鉴相器电路、多阶低通滤波器、高速信号整形电路、时钟扇出分配电路和同步分频器来组成时钟电路模块。
为保证良好的高频PCB布局,采取了如下几种措施:
a. 保持所有的PCB走线尽可能短,采用阻抗可控的布线技术,且控制等长;
b. 选择尽可能小的元器件尺寸,最好选用0603或0402封装器件,减少分布参数影响;
c. 使用高品质因数(Q)的器件减少VCO的相位噪声,同时增大输出功率的传输;
d. 保持调谐槽路的所有元器件尽可能靠近,同时尽可能靠近集成VCO;
e. 去耦电容要靠近VCO和时钟扇出
文档评论(0)