- 1、本文档共13页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
01_MCS-51系列单片机的基本IO口
1.4 MCS-51系列单片机的基本I/O 口
8051有4组8位I/O口:P0、P1、P2和P3口,其中
P1、P2和P3为准双向口,P0口则为双向三态输入输出口。
并行输入和输出端口P0
双向三态输入输出端口。
P0 口身兼两职,既可作为地址总
线 (AB0-AB7 ),也可作为数据总
线 (DB0-DB7 )。
作为通用I/O时,是一个漏极开路
电路。需外接上拉电阻。
作为地址/ 数据总线使用时,不需
处接上拉电阻。
P0可驱动8个LSTTL ,其它P 口可
以驱动4个LSTLL。
Copyright 2006
P0 口电路中包含有一个数据输出锁存器、两个三态数据输入缓冲器、一个数据输
出的驱动电路和一个输出控制电路。
P0 口的功能与驱动能力
P0 口可以作为通用的I/O 口;
P0 口可以作为单片机系统的地址/数据线使用;
P0可以驱动8个标准的TTL负载电路。
注意在P0 口作为通用的I/O 口时,必须外接上拉电阻(如下图)。
VCC
8
7
6
5
4
3
2
1
Copyright 2006
并行输入和输出端口P1
P1口为8位准双向输入输出
端口。
作为输入口使用时,有两种
情况。
其一是:首先是读锁存器的
内容,进行处理后再写到锁存
器中,这种操作即读—修改—
写操作,象JBC(逻辑判断) 、
CPL(取反)、INC(递增)、DEC(
递减)、ANL(与逻辑)和ORL(逻
辑或)指令均属于这类操作。
其二是:读P1口线状态时,
打开三态门G,将外部状态读入
CPU。
P1 口某位结构
Copyright 2006
P1 口电路中包含有一个数据输出锁存器、一个三态数据输入缓冲器、一
个数据输出的驱动电路。
P1 口的功能和驱动能力
P1 口只可以作为通用的I/O口使用;
P1可以驱动4个标准的TTL负载电路;
注意在P1 口作为通用的I/O口使用时,在从I/O端口读入数据时,应该首
先向相应的I/O口内部锁存器写“1”。
举例:从P1 口的低四位输入数据
MOV P1, ;;先给P1 口底四位写1
MOV A,P1 ;;再读P1 口的底四位
Copyright 2006
并行输入和输出端口P2
P2 口作为通用I/O时,准
双向输入输出端口。
P2 口作为高8位地址总线
,AB8-AB 15。
P2 口与P0一起构成单片
机与外电路相连接的扩展端
口。通常可以用来扩展存储
器、及与其它总线型连接方
式的外设。
P2可以驱动4个标准的TTL
负载电路。
Copyright 2006
利用P0、P2端口扩展SRAM、EPROM存储器
P2
P0 A15~A0 A15~A0
8031
ALE 74LS373 ROM RAM
文档评论(0)