Cadence原理图输入.pptVIP

  1. 1、本文档共21页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Cadence原理图输入整理

Cadence原理图输入 清华大学微电子所 2002年8月 Cadence的文件组织 Cadence工具包 原理图输入流程 建库 建底层单元 电路图输入 设置电路元件属性 Check Save 生成symbol 建库 选择CIW中的菜单:File-New-Library… 指定库名、路径和工艺文件 创建基本单元 选择CIW中的File-New-Cell View… 输入单元名、ViewName、所属库 电路图组成 Instance Wire Wire name Pin 以上元素的复制、移动、删除操作相同,属性编辑也相同。 基本单元输入 基本元件:analogLib库-nmos/pmos(衬底与源端短接), nmos4/pmos4(含衬底端)……还有basic,sample等自带基本单元库。 器件的CDF属性对应于HSPICE模型中的各属性,Instance Name对应网单中的元件名,Model Name表明管子的类型。 Instance放置 点击放置按钮 ; 从Library Browser – Add Instance窗口选择元件,View选择symbol; 调整元件姿态 输入元件属性 单击鼠标放置 Wire连接 单击wire(narrow)按钮 鼠标单击选中起始点; 再点击鼠标选中第二点; 双击——画出终点; Wire(wide)的绘制方法与此相同,二者无本质区别。 添加wire name 点击wire name按钮 输入节点名 点击目标wire,放置 Wire name相当于给节点命名,同名节点被认为是一个电气节点。 加PIN 点击PIN按钮 输入名字、input/output 单击放置 原理图编辑 复制/移动: 点击工具栏复制/移动按钮; 单击操作对象,该对象就会粘到鼠标指针上,如果想把几个对象作为一个整体一起移动,则要先选中所有操作对象; 再次单击一下鼠标,放置对象。 删除: 按delete按钮, 选中要删除的对象; 或者先选中要删除的对象,然后按delete按钮。 原理图编辑 Undo:点击Undo按钮,缺省只能Undo一次; 改变编辑模式:在按过功能按钮后系统会保持相应的编辑状态,因此可以连续操作。 模式切换:按其它按钮 退出当前模式:按Esc键。 查看、更改属性: 点击”Instance properties”按钮 电路检查与保存 点击checksave按钮 错误内容:CIW窗口会显示错误说明。 节点悬空 输出短路 输入开路 生成symbol 选择COMPOSER的菜单:Design-Create Cellview-From Cellview… 填入库名、单元名 设置pin名称与位置 逻辑输入 调用基本单元: 基本单元往往由厂商或系统提供。 可以调用其它库中的单元(不能循环调用) 本层电路调用的是底层单元的symbol 基本单元有的含有参数有的是固定属性的。 电气互连:wire(narrow)/wire(wide),wire Name 单元调用 与元件放置相同——选择基本单元的symbol 含有参数的基本单元通过“Instance properties”编辑功能设置参数。 上层单元与基本单元没有本质区别,都是只包含下层的symbol信息 下层单元是只读的 层次原理图输入 下层单元改变后要重新进行checksave 被调用单元的接口改变后,要重新生成symbol,上层单元才会更新。 要从底向上逐层checksave 运用wire name实现成组信号线的连接 导出网表 通过CIW中的export菜单可以导出hspice格式的电路网表; 导出的电路网表都是子电路形式电路名就是单元的名字; 下层单元也是按照电路的层次以子电路形式描述; 导出的网表文件不包含控制卡、模型卡,不能直接用于分析。 * * 设计库 单元1 单元2 单元3(基本单元) schematic layout symbol schematic symbol symbol 工艺库(techfile) icfb composer virtuso schematic layout ……

文档评论(0)

chenchena + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档