- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子,电路设计,训练,北航,概述电子,电路设计,训练,北航,概述
提纲 1.1 数学计算与数字系统设计 1.2 可编程器件发展 1.3 硬件描述语言 1.4 Verilog 1.5 Verilog例子 1.6 Verilog测试 1.7 重用与IP核 1.8 设计过程回顾 * * * 但能不能综合,要根据实际情况确定 * * * * * * * * * * * * * CPLD,例如XC95000 万门左右 FPGA:例如 Spatan-3 5万~500百万 Virtex-4 120百万~2千万 * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * 1.3硬件描述语言 Verilog HDL与VHDL不同点: * 1.3硬件描述语言 Verilog HDL与VHDL不同点: 系统级:设计模块的外部性能模型 行为级:技术指标和算法的Verilog描述模型 RTL级:逻辑功能的Verilog描述 门级 :逻辑结构的Verilog描述 开关级:具体的晶体管物理器件的描述 * 1.3硬件描述语言 Verilog HDL与VHDL不同点: 系统级:有关系统调用和结构的模块,容易理解; 算法级:有关行为和技术指标模块,容易理解; RTL级:有关逻辑执行步骤的模块,较难理解; 门级 :有关逻辑部件互相连接的模块,很难理解; 开关级:有关物理形状和布局参数的模块,非常难理解 * 1.4 Verilog Verilog功能 可描述顺序执行或并发执行的程序结构; 用延迟表达式或事件表达式来明确控制过程的启动时间; 通过命名的事件来触发其它过程里的激活行为或停止行为; 提供了条件如If-else,case等循环结构; 提供了可带参数且非零延迟时间的任务程序结构; 提供了可定义新的操作符的函数结构; 提供了用于建立表达式的算术运算符、逻辑运算符、位运算符。 * 1.4 Verilog Verilog的应用方面 ASIC 和FPGA设计师可用它来编写可综合的代码。 描述系统的结构,做高层次的仿真。 验证工程师编写各种层次的测试模块对具体电路设计工程师所设计的模块进行全面细致的验证。 库模型的设计:可以用于描述ASIC 和FPGA的基本单元(Cell)部件,也可以描述复杂的宏单元(Macro Cell)。 * 1.4 Verilog Verilog与C语言 C Verilog sub-function module, function, task if-then-else if-then-else case case {,} begin, end For For While While Break Disable Define Define Int Int Printf monitor, display,strobe * 1.4 Verilog Verilog与C语言 C Verilog 功能 * * 乘 / / 除 + + 加 - - 减 % % 取模 ! ! 反逻辑 逻辑且 || || 逻辑或 大于 小于 = = 大于等于 = = 小于等于 == == 等于 != != 不等于 ~ ~ 位反相 按位逻辑与 | | 按位逻辑或 ^ ^ 按位逻辑异或 ~^ ~^ 按位逻辑同或 右移 左移 ?: ?: 同等於if-else敘述 * 1.4 Verilog Verilog与C语言 单核程序执行 多核程序执行 * 1.4 Verilog Verilog与C语言 硬件并行处理结构 * 1.5 Verilog例子 二选一多路器
您可能关注的文档
- 《生物控制论》教学资料-第5章 控制系统的频域分析.ppt
- 《生物控制论》教学资料-第8章 生物医学系统的辨识.ppt
- 《生物控制论》教学资料-第六章 状态变量法.ppt
- 《生物控制论》教学资料-第8章 生物医学系统的辨识-12讲.pdf
- 《生物控制论》教学资料-第四章控制系统的时域分析1.ppt
- 《生物控制论》教学资料-控制论第二讲.pdf
- 《生物控制论》教学资料-控制论第三讲之二.ppt
- 《生物控制论》教学资料-控制论第三讲之一.pdf
- 《生物控制论》教学资料-劳斯判据总结.doc
- 《生物控制论》教学资料-劳斯判据.pdf
- 电子电路设计训练(北航)2014 Verilog 02 模块与基本语法.ppt
- 电子电路设计训练(北航)2014 Verilog 03 高级语法.ppt
- 电子电路设计训练(北航)2014 Verilog 04 简单数字电路设计.ppt
- 电容式触觉传感器.docx
- 电子电路设计训练(北航)2014 Verilog 05 复杂数字电路设计.ppt
- 电子电路设计训练(北航)2014 Verilog 07 TopDown设计方法.ppt
- 电子电路设计训练(北航)2014 Verilog 06 有限状态机.ppt
- 电子电路设计训练(北航)2014 Verilog 08 总复习.ppt
- 电子电路设计训练(北航)Exp 2014 Verilog 01.ppt
- 电子电路设计训练(北航)Exp 2014 Verilog 03.ppt
文档评论(0)