电子电路设计训练(北航)2014 Verilog 04 简单数字电路设计.pptVIP

电子电路设计训练(北航)2014 Verilog 04 简单数字电路设计.ppt

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* * * * 第五讲、复杂数字电路设计 复杂逻辑电路,数据流动与控制, 阻塞与非阻塞… 风格与硬件实现… 预告 * 联系方法 李峭 avionics@buaa.edu.cn 何锋 robinleo@buaa.edu.cn 联系方法 010新主楼 F710 202教研室——航空电子与总线通信实验室 Avionics and Bus Communications Laboratory (ABC Lab) * * * * * * * 实际上对于modelSim,即使不写最后一个“,”也是可以编译的。 * * * * * * * 实际上这里的组合逻辑是并行的。有的时候不一定代码书写最少实现起来越简单。 * * * * * * * * * * * * * * * * 北航· 电子信息工程学院 Verilog设计 * 第四讲、简单数字电路设计 电子电路设计训练 数字部分(Verilog) * 4.1 门级电路 一个逻辑电路是由许多逻辑门和开关所组成,因此用逻辑门的模型来描述逻辑电路结构是最直观的。Verilog提供了一些描述门类型的关键字,可以用于门级结构建模。 Verilog基本元件模型共有26种,其中14种为基本门级元件,12种为开关级元件, * 4.1 门级电路 门级电路列表 多输入门 and(与门) nand(与非门) or (或门) nor (或非门) xor(异或门) xnor (异或非门,同或门) 多输出门 buf (缓冲器)not(非门) 三态门 bufif0 (高电平使能缓冲器) bufif1 (低电平使能缓冲器) notif0 (高电平使能非门) notif1(低电平使能非门) 上拉,下拉电阻 pullup(上拉电阻) pulldown(下拉电阻) * 4.1 门级电路 门级电路调用 门的类型 [驱动能力延时]门实例1[,门实例2,门实例3……] 例:nand #10 nd1(a,data,clock,clear); 这个例子说明在模块中使用了一个名为nd1的与非门实例,输入为clock, data, clear 输出为a,输出与输入的延时为10个单位时间。 * 4.1 门级电路 门级电路例子--D触发器 * 门级电路例子--D触发器(续) module flop (data,clock,clear,q,qb); input data,clock,clear; output q,qb; endmodule nand #10 nd1(a,data,clock,clear), nd2(b,ndata,clock), nd4(d,c,b,clear), nd5(e,c,nclock), nd6(f,d,nclock), nd8(qb,q,f,clear); nand #9 nd3(c,a,d), nd7(q,e,qb); not #10 iv1(ndata,data), iv2(nclock,clock); * 4.1 门级电路 门级电路例子—4位寄存器 `include “flop.v” module hardreg(d,clk,clrb,q); input clk,clrb; input[3:0] d; output[3:0] q; endmodule flop f0 (d[0],clk,clrb,q[0],), f1 (d[1],clk,clrb,q[1],), f2 (d[2],clk,clrb,q[2],), f3 (d[3],clk,clrb,q[3],); 注意 但是,推荐的作法: * 4.1 门级电路 门级电路例子—行为描述对比 `include “flop.v” module hardreg(d,clk,clrb,q); input clk,clrb; input[3:0] d; output[3:0] q; endmodule always @(posedge clk or clrb) begin if (!clrb) q=0; else q=d; end * 4.2 常用组合逻辑电路 组合逻辑电路 — 功能上无记忆,结构上无反馈 电路任一时刻的输出状态只取决于该时刻各输入状态的组合,而与电路的原状态无关。 对于任何一个多输入多输出组合逻辑电路,可以用框图或者一组逻辑函数来表示。 y1 = f1 (a1,a2,…,an

文档评论(0)

1243595614 + 关注
实名认证
文档贡献者

文档有任何问题,请私信留言,会第一时间解决。

版权声明书
用户编号:7043023136000000

1亿VIP精品文档

相关文档