- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
倍频信号发生器的分析与设计
学 号: 0121102910207 课 程 设 计 题 目 倍频信号发生器的分析与设计 学 院 自动化学院 专 业 电气工程及其自动化 班 级 姓 名 指导教师 2013 年 1 月 7 日 课程设计任务书 学生姓名: 专业班级: 指导教师: 工作单位: 自动化学院 题 目: 倍频信号发生器的分析与设计 要求完成的主要任务:(包括课程设计工作量及其技术要求,以及说明书撰写等具体要求) 1. 设:有一输入方波信号f0(50Hz~100Hz),时钟信号1MHz。要求输出信号:f1=2f0,f2=4f0(自动跟踪)。 2. 画出简要的硬件原理图,编写程序。 3. 撰写课程设计说明书。内容包括:摘要、目录、正文、参考文献、附录(程序清单)。正文部分包括:设计任务及要求、方案比较及论证、软件设计说明(软件思想,流程,源程序设计及说明等)、程序调试说明和结果分析、课程设计收获及心得体会。 时间安排: 1月3日----- 1月4日 查阅资料及方案设计 1月4日----- 1月5日 编程 1月5日----- 1月6日 调试程序 1月6日----- 1月8日 撰写课程设计报告 指导教师签名: 年 月 日 系主任(或责任教师)签名: 年 月 日 目 录 摘要 IV 1硬件电路的设计思路 1 1.1 主电路的设计 1 1.2 中断辅助电路的设计 1 1.3 存储器设计 3 1.4 CPU设计 5 1.5 原理图设计 11 1.6电路组成及简要分析 12 2软件电路的设计 13 2.1分频器工作原理 13 2.2程序的设计 13 2.3程序源码 14 心得体会 16 参考文献 17 本科生课程设计成绩评定表 摘 要 汇编语言是一种最接近计算机核心的编码语言。不同于任何高级语言,汇编语言几乎可以完全和机器语言一一对应 汇编语言对机器语言进行改进的第一步是用一些助记符号代替用0和1描述的某种机器的指令系统,如八进制数、十六进制数以及英语单词的缩写等,称为机器语言的助记符形式。汇编语言就是在此基础上完善起来的。它改善了机器语言的可读性、可记性Altium Designer 是原Protel软件开发商Altium公司推出的一体化的电子产品开发系统,主要运行在Windows操作系统。这套软件通过把原理图设计、电路仿真、PCB绘制编辑、拓扑逻辑自动布线、信号完整性分析和设计输出等技术的完美融合,为设计者提供了全新的设计解决方案,使设计者可以轻松进行设计,熟练使用这一软件必将使电路设计的质量和效率大大提高。 1硬件电路的设计思路 1.1主电路的设计 用8086作为系统的CPU,与8253连接作为主电路部分,8253工作在方式3—方波发生器,作为方波发生器,将输入信号fo 输入到通道0的GATE端,通过计时器计数来得出输入信号的频率,并且通过OUT0与OUT1两个输出端输出二倍以及四倍于原频率的方波信号 。8253的引脚图如图1.1所示。 图1.1 8253引脚图 8253各引脚功能: (1)数据总线缓冲器(8位、三态、双向); (2)读/写控制逻辑; CS:片选信号,低电平有效; RD:读信号,低电平有效; WR:写信号,低电平有效 A1A0:端口选择信号 图1.2 8259A引脚图 D7~D0(bidirectional data bus):双向、三态数据线,与CPU系统总线连接。 RD read):读信号,输入,低电平有效。当有效时CPU对8259A进行读操作。 WR(write):写信号,输入,低电平有效。当有效时CPU对8259A进行写操作。 A0(address line):端口地址选择信号,输入,由8259A片内译码,选择内部寄存器。 CS(chip select):片选信号,输入,低电平有效。当有效时8259A被选中。 SP/EMN slave program/enable buffer):双向信号线,用于从片选择或总线驱动器的控制信号。当8259A工作于非缓冲方式时,作为输入信号线,用于从片选择。级联中的从片接低电平,主片接高电平。当8259A工作于缓冲方式时,作为输出信号线,用做8259A与系统总线驱动器的控制
您可能关注的文档
最近下载
- word格式:报价单-通用报价单.docx VIP
- 川教版(2024)《信息科技》四年级上册 单元3 活动三 《处理规范的数据》课件.pptx VIP
- 北京市大兴区2024-2025学年七年级上学期期末英语试题(含答案).docx VIP
- 《瓶子哈哈镜》幼儿园大班科学微课讲课PPT课件.pptx VIP
- EPCM项目管理实施规划.docx VIP
- 水利水电工程标准施工招标文件2009年版.doc
- 室内除甲醛报价单模板.docx VIP
- 外用制剂仿制药开发I-处方工艺研究及质量控制评价.ppt VIP
- GB50055-2011 通用用电设备配电设计规范 (2).pdf VIP
- GB_T 13542.2-2021电气绝缘用薄膜 第 2 部分 试验方法.docx VIP
有哪些信誉好的足球投注网站
文档评论(0)