基于视频图像采集移动目标检测系统的设计.docVIP

基于视频图像采集移动目标检测系统的设计.doc

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于视频图像采集移动目标检测系统的设计.doc

基于视频图像采集移动目标检测系统的设计   摘要:在智能视频监控系统中,视频图像采集移动目标检测是其关键技术,为了能够实时检测视频序列帧中出现的移动动目标,获得移动目标参数,进而获得移动目标的运动轨迹。本文对视频图像采集移动目标检测系统的构成,和系统中图像处理技术、视频、运动目标检测算法进行了研究,并在计算机及嵌入式系统中实现了移动目标的检测。   关键词:视频图像;移动目标检测;视频监控;嵌入式   中图分类号:TP391 文献标识码:A 文章编号:1009-3044(2016)28-0168-03   随着科技的进步,人类社会早已经进入了信息时代。在信息时代的大背景下,各种科技技术成为领军者,而在科技研究领域中,计算机视觉和视频图像处理等成为热点。计算机视觉属于综合性交叉学科,英文Computer Vision,是代替人类来实现某种功能的。对采集来的图像或视频序列通过计算机做分析处理来提取出人类所需信息。   智能视频监控系统,是实现监控场景中的运动目标检测的监控系统,通过对摄像机或传感器采集来的视频图像进行自动智能的分析和处理来实现[1-3]。在传统视频监控系统中,存在及时性差和效率低的问题,而这些问题都是由于人为因素造成的,所以,智能视频监控系统的产生,很好解决了以上问题的发生。   1系统总体设计   智能视频监控系统主要功能:视频数据采集――数据处理――画面显示――存储――异常情况报警――远程数据传输。在智能视频监控系统中,本文所研究的视频监控移动目标检测系统只是其中一部分,要求能实现视频数据采集、图像数据处理、实时结果显示等功能。系统的总体结构(图1)。   2系统硬件设计   2.1系统硬件构成   系统开发平台:Altera DE2;系统核心处理芯片:CycloneⅡEP2C35F672C6,用于实现视频图像的实时采集及目标检测与跟踪,系统硬件构成框图(图2)。   (1)系统通过ADV7181B将摄像机输出的视频信号解码成ITU-R BT.656标准的YCbCr4:2:2格式的数字视频信号;   (2)存储时,需通过FPGA转换成RGB格式数据,存入SDRAM图像存储空间;   (3)图像处理模块由DMA控制器从SDRAM中读取图像送入SRAM并进行处理;   (4)处理后的数据使用ADV 7123对数字信号进行转换,转换为模拟视频信号后输出到VGA显示器上,视频解码芯片由FPGA构建的I2C总线配置模块进行初始化和控制,系统CPU由NiosⅡ软核下载到FPGA实现,系统上电后由EPCS16进行引导和配置,系统主程序储存在FLASH中[4]。   2.2视频输入及显示模块   由ADV7181B、I2C ADV Config两个模块组成视频输入,CCD摄像机将采集到的PAL制式模拟视频信号,通过BNC接头输入到ADV7181B视频解码芯片中,对于输入的模拟视频信号,该芯片是能够自动识别,通过内部3个54MHz高速ADC完成A/D变换,输出标准的数字信号,系统对ADV 7181B内部寄存器通过I2C ADV Config模块进行相应配置,使解码输出为8位串行信号,视频输入部分模块框图(图3),ADV7181B电路原理图(图4)。   2.3NiosⅡ系统模块   使用SOPC Builder工具生成NiosⅡ系统模块,包括32位嵌入式软核处理器NiosⅡ/s,产生50/100MHz时钟信号的PLL锁相环,存放中断向量的On-Chip Memory,系统程序存储空间Flash及其Tristate Bridge,CPU处理存储空间SRAM及其Tristate Bridge,直接存取控制器DMA Controller,下载及调试接口设备JTAG UART、UART,CPU及μC/OS-Ⅱ操作系统的Interval Timer间隔定时器,System ID外设识别符等标准外设,以及其它自定制逻辑模块,包括使NiosⅡ能控制视频输入及显示模块、能在SDRAM中读写数据的CCD Controller外设逻辑等。完成的SOPC工程(图5),NiosⅡ处理器设置(图6)。   2.4图像处理模块   模块利用QuartusⅡ的MegaWizard Plug-In Manager工具,使用Altera提供的LPM库的IP功能模块生成:Gray部分由1个PARALLEL_ADD多路加法模块、3个LPM_ MULT乘法模块组成;Threshold部分由LPM_ABS绝对值模块、LPM_COMPARE比较模块组成,用于实现移动目标提取。图像处理模块完成了移动目标检测的初步操作,移动目标参数的计算由NiosⅡ通过C/C++算法来完成,PARALLEL_ADD模块设置(图7),图像处理模块

文档评论(0)

yingzhiguo + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:5243141323000000

1亿VIP精品文档

相关文档