- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数电实训指导书(四路抢答器焊接板)c解析
《数字电子技术》实训任务书
四路抢答器的设计与制作
自动化工程系
2013年12月
一、实训目的和任务
1.实训目的
(1)掌握多路竞赛抢答器电路的设计原理,会制定设计方案;
(2)掌握数字电路的设计、组装与调试方法;
(3)熟悉中规模数字集成电路的应用;
(4)通过电路的设计、组装和调试,培养学生综合分析问题的能力和提高工程实践的能力;
2.实训要求
(1)设计任务:用中小规模数字集成电路设计并制作多路竞赛抢答器电路;
(2)技术指标要求:
本项目是一款采用D触发器数字集成电路制成的数字显示四路抢答器,它利用数字集成电路锁存特性,实现优先抢答和数字显示功能,要求如下:
a、 设计一个供4名选手参加的比赛的4路数字显示抢答器。他们的编号分别是1、2、3、4各用一个抢答按钮,编码与参赛者的号码对应。
b、 抢答器具有数据锁存功能,并将锁存的数据用LED数据管显示出来抢答成功的编码。
c、 抢答器对抢答选手动作的先后有很强的分辨能力,即使他们的动作仅相差几毫秒,也能分辨出抢答者的先后顺序,即不显示后动作的人
d、 主持人就有手动控制开关,可以手动清零归位,为下一轮抢答作准备。
二、实训内容
时间 内容 周一 电路系统的分析与设计
查找编码电路、锁存器、译码驱动电路,.等数字集成电路的有关资料,熟悉其内容组成和外围电路的接法,正确连接译码显示电路; 周二 电路原理图的绘制与万能板的制作
根据逻辑电路图,组装电路,检查无误后,通电进行检测,检查设计功能是否正确实现。 周三 电路系统的设计与调试
测试D触发器等器件的逻辑功能,研究使能端及其它控制端的作用,分析和排除可能出现的故障。 周四 电路系统的设计与调试及考核 周五 实训总结与实验报告
三、实训报告
(1)设计各部分电路的线路图并分析工作原理;
(2)画出实训电路的原理详图、元器件布局图和整机配线图;
(3)画出所用数字集成器件的功能表、引脚排列图,列出所用元器件清单;
(4)对实训内容进行总结,对出现的故障进行分析,说明解决问题的方法;
(5)实训的心得与体会。
数字逻 辑 电 路 设 计 实 训 报 告
四路抢答器的设计与制作
专业 系 :
班 级:
姓 名:
学 号:
指导教师:
实训时间:2015-11-30~2015-12-4
《数字电子技术》实训指导书
一、抢答器的组成框图
抢答器的一般组成框图如下,它主要由开关陈列电路(逻辑开关),触发器锁存电路,编码 译码驱动LED数码显示电路.振荡。
二、抢答器的组成原理图
三、 主要器件介绍
1、 开关陈列:改电路有四个单刀双郑开关组成,每一竞赛者与一组开关相对应。当开关街上端出点时,输出相应Q输入端为搞电平,反之输出低电平
2、 D触发器:触发器锁存电路由D触发器74LS175构成,当某一开关首先按下时候,触发锁存电路被触发,在输出端产生相应的开关电平信号息,通过时为防止其他开关随后出发而产生絮乱最先产生的输出电平变化有反过来将触发电路锁定。、
3、 数码显示器:本次设计采用的是LED数码管其功能是对最先按下的开关的抢答者编码给于显示。
四、 抢答器各个模块工作原理简述
1、 开关陈列电路:如图为四路开关陈列电路,从图上可以看出其结构非常简单,当任一开关按下时,相应的输出为低电平,否则为高。
2触发锁存电路:下图所示为74LS175外引线排列图,其中RD非是异步清零控制端。D0到D3是并行数据输入端,CP为时钟脉冲端,Q0到Q3是并行数据输出端。
当QN=D保存电平数据,555时基电路,参数计算,电容0.22微法,F=1000HZ,R=2.16*103欧
TH高电平触发端:当TH电平大于三分之二时,输出端OUT呈低电平,DIS导通,TL低点品触发器:当TL端电平小于三分之一时候,输出端OUT呈高电平,DIS关断R复位端:当R=0时,OUT端输出低电平,DIS端导通,Vc控制电压端:Vc接不同的电压值可以改变TH。TL的触发电平值,DIS放电端:其导通或关断为RC回路提供了放电或充电的通路。
OUT输出端:信号输出端。
控制74LS175的时钟:本电路时单向正沿触发的四D触发器,互补互利,有公用的时钟脉冲越变的沿上,满足建立时间的D输入信息可穿的奥输出,时钟的触
文档评论(0)