- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《电工电子技术》作业(三)
《电工电子技术)1” 态、“0”态,还有第三种状态 高阻状 态。 5、使用 三态 门可以实现总线结构;使用 OC 门可实现“线与”逻辑。 6、卡诺图是将代表 最小项 的小方格按 相邻 原则排列而构成的方块图。 7、两个与非门构成的基本RS 触发器的功能有 置0 、 置1 和 保持 。电路中不 允许两个输入端同时为 0 ,否则将出现逻辑混乱。 8、JK 触发器具有 置0、 置1、 保持 和 翻转 四种功能。欲使JK 触发器实现 Qn+1 = Qn 的功能,则输入端J 应接 1 ,K 应接 1 。 9、时序逻辑电路的输出不仅取决于输入的状态,还与电路 已存 的现态有关。 10、组合逻辑电路的基本单元是 门电路 ,时序逻辑电路的基本单元是 触发器 。 二、判断题 1、已知逻辑功能,求解逻辑表达式的过程称为逻辑电路的设计。( 错 ) 2、组合逻辑电路的输出只取决于输入信号的现态。( 对 ) 3、组合逻辑电路的输出只取决于输入信号的现态。 ( 对 ) 4、3线—8线译码器电路是三—八进制译码器。 ( 错 ) 5、已知逻辑功能,求解逻辑表达式的过程称为逻辑电路的设计。 ( 对 ) 6、编码电路的输入量一定是人们熟悉的十进制数。 ( 错 ) 7、组合逻辑电路中的每一个门实际上都是一个存储单元。( 错 ) 8、无关最小项对最终的逻辑结果无影响,因此可任意视为0或1。 ( 对 ) 9、仅具有保持和翻转功能的触发器是RS 触发器。( 错 ) 10、使用3 个触发器构成的计数器最多有8 个有效状态。( 对 ) 11、同步时序逻辑电路中各触发器的时钟脉冲CP 不一定相同。( 错 ) 三、选择题 1、一个两输入端的门电路,当输入为1和0时,输出不是1的门是( D )。 A、与非门 B、或门 C、或非门 D、异或门 2、数字电路中机器识别和常用的数制是( A )。 A、二进制 B、八进制 C、十进制 D、十六进制 3、四输入的译码器,其输出端最多为( D )。 A、4个 B、8个 C、10个 D、16个 4、一个两输入端的门电路,当输入为1和0时,输出不是1的门是( D )。 A、与非门 B、或门 C、或非门 D、异或门 5、多余输入端可以悬空使用的门是( B )。 A、与门 B、TTL与非门 C、CMOS与非门 D、或非门 6、数字电路中机器识别和常用的数制是( A )。 A、二进制 B、八进制 C、十进制 D、十六进制 7、描述时序逻辑电路功能的两个必不可少的重要方程式是( B )。 A、次态方程和输出方程 B、次态方程和驱动方程 C、驱动方程和特性方程 D、驱动方程和输出方程 8、由与非门组成的基本RS 触发器不允许输入的变量组合S ? R 为( A )。 A、00 B、01 C、10 D、11 9、存在空翻问题的触发器是( B )。 A、D 触发器 B、钟控RS 触发器C、主从JK 触发器 D、维持阻塞D 触发器 四、简答题 1.答:组合逻辑电路的特点是:任意时刻,电路输出状态仅取决于该时刻的输入状态。 分析组合逻辑电路,目的就是清楚该电路的功能。 2.答:主要区别有两点:时序逻辑电路的基本单元是触发器,组合逻辑电路的基本单元是门电路;时序逻辑电路的输出只与现时输入有关,不具有记忆性,组合逻辑电路的输出不仅和现时输入有关,还和现时状态有关,即具有记忆性。 五、计算题 1. ①②⑥不必化简 ③F=ABC.④F=A+BC.⑤F=AC+BC+AB. 2. 解:对应输入波形,可画出各门的输出波形如右图红笔所示。 3. (a)图的逻辑函数式为: (b)图的逻辑函数式为: 4. 设计:对逻辑函数式进行化简: 根据上述最简式可画出逻辑电路为: ≥1 A B C F
文档评论(0)