- 1、本文档共7页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
PAGE7/NUMPAGES7
基于FPGA任意倍数分频器设计
第III页
目录
1绪论11.1课题分析11.2FPGA概述21.3VHDL语言和QUARTUSII简介4
1.3.1VHDL语言简介41.3.2QUARTUSII简介6
2分频根本原理82.1等占空比偶数分频方法82.2等占空比的奇数分频方法82.3分数分频方法92.4小数分频方法92.5任意倍数分频器103任意倍数分频器设计123.1设计思想123.2顶层框图设计133.3顶层文件设计13
3.4模块设计143.4.1偶数分频模块的设计143.4.2奇数分频模块的设计153.4.3半整数模块设计163.4.4占空比可调的分频模块设计173.4.5小数分频模块设计183.4.6encoder_35模块的设计193.4.7led模块的设计20
第IV页
3.4.8mux51模块的设计21
结论22致谢24参考文献25附录AVHDL源程序26附录A1:偶数分频实现的程序26附录A2奇数分频实现的程序28附录A3半整数分频实现的程序30附录A4占空比可调的分频实现的程序32附录A5小数分频实现的程序34附录A6ENCODER_35模块实现的程序42附录A7LED的实现程序43附录A8MUX51模块的实现程序47附录B顶层文件设计原理图48
第1页
1绪论
1.1课题分析
随着电子技术的高速开展,FPGA/CPLD以其高速、高可靠性、串并行工作方式等突出优点在电子设计中受到广泛的应用,而且代表着未来EDA设计的方向。FPGA/CPLD的设计采用了高级语言,如VHDL语言AHDL语言等,进一步打破了软件与硬件之间的界限,缩短了产品的开发周期。所以采用先进的FPGA/CPLD取代传统的标准集成电路、接口电路已成为电子技术开展的必然趋势[1]。
EDA技术代表了当今电子设计技术的必威体育精装版开展方向,采用EDA工具,电子设计师可以从概念、算法、协议等开始设计电子系统,大量工作可以通过计算机完成,并可以将电子产品从电路设计、性能分析到设计出IC幅员或PCB幅员的整个过程在计算机上自动处理完成。由于现代电子产品的复杂度和集成度的日益提高,一般别离的中小规模集成电路组合已不能满足要求,电路设计逐步地从中小规模芯片转为大规模、超大规模芯片,具有高速度、高集成度、低功耗的可编程朋IC器件已蓬勃开展起来[2]。
分频器是数字系统设计中的一种根本电路,我们往往需要通过分频器得到我们所需要的时钟频率,在FPGA的设计中也是使用频率非常高的一种根本设计。基于FPGA实现的分频电路一般有两种方法:一种是使用FPGA芯片内部提供的锁相环电路进行分频,如ALTERA提供的PLL〔PhaseLockedLoop〕,Xilinx提供的DLL〔DelayLockedLoop〕;第二种是使用硬件描述语言,如VHDL、VerilogHDL等。使用锁相环电路进行分频有许多的优点,例如可以实现倍频、相位偏移以及占空比可调等。但是由于FPGA内部提供的锁相环个数极为有限,不能满足使用时的要求。因此使用硬件描述语言实现分频电路在数字电路设计较为常用,因为它消耗不多的逻辑单元就可以实现对时钟的操作,具有本钱低、可编程等优点[3]。
在数字系统的设计中,设计人员会遇到各种形式的分频需求,如整数、小数、分数分频等。在某些数字系统设计中,系统不仅对频率有要求,而且对占空比也有着很严格的要求。由计数器或计数器的级联构成各种形式的偶数分频及非等占空比的奇数分频实现起来较为简单,但对半整数分频及等占空比的奇数分频实现较为困难,小数分
第2页
频和分数分频更困难。
本论文利用VHDL硬件描述语言,通过QuartusⅡ—15.5
—3.31.2FPGA概述
FPGA(FieldProgrammableGateArray)现场可编程逻辑门阵列,它是在PAL〔ProgrammableArrayLogic〕、GAL(genericarraylogic)、CPLD(ComplexProgrammableLogicDevice)等可编程器件的根底上进一步开展的产物。它是作为专用集成电路(ApplicationSpecificIntegratedCircuit)领域中的一种半定制电路而出
您可能关注的文档
最近下载
- 磁耦合谐振式无线充电系统设计与仿真.pdf VIP
- 关于开展贯彻落实中央八项规定精神情况的自查报告.docx VIP
- 体例格式7:任务1《中型网络安装与调试》教学活动策划表.docx VIP
- 10新技术新产品新工艺新材料应用.pdf VIP
- 铝合金压铸技术要求汇总.docx VIP
- 肩周炎诊断及治疗【17页】.pptx VIP
- RFJ 002-2021 轨道交通工程人民防空施工图设计文件审查要点(暂行).pdf VIP
- 安装工程技术 安装工程技术、模块6 建筑电气安装工程 建筑电气安装工程.pptx
- 5G应用安全案例集2023-2024.12-100页.pdf VIP
- 睑板腺按摩护理课件.pptx VIP
文档评论(0)