STM32:STM32时钟系统:STM32的以太网时钟配置.pdfVIP

STM32:STM32时钟系统:STM32的以太网时钟配置.pdf

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

STM32:STM32时钟系统:STM32的以太网时钟配置

1STM32时钟系统概述

1.1时钟源介绍

在STM32微控制器中,时钟源主要包括以下几种:

HSI(HighSpeedInternal)振荡器:内部高速时钟,通常为

16MHz,用于为系统提供基本的时钟信号。

HSE(HighSpeedExternal)振荡器:外部高速时钟,可以通过外

部晶体或陶瓷谐振器提供,频率范围广泛,最高可达25MHz。

LSI(LowSpeedInternal)振荡器:内部低速时钟,通常为32kHz,

用于RTC和备份域。

LSE(LowSpeedExternal)振荡器:外部低速时钟,通常为

32.768kHz,用于RTC和备份域。

PLL(PhaseLockedLoop):锁相环,可以使用HSI、HSE或外部时

钟作为输入,输出频率可以配置,用于提高系统时钟频率。

1.2时钟树结构

STM32的时钟树结构复杂,主要包括以下几个部分:

AHB(AdvancedHigh-performanceBus)时钟:用于高速外设,如

闪存、DMA等。

APB1(AdvancedPeripheralBus1)时钟:用于低速外设,如

USART、I2C等。

APB2(AdvancedPeripheralBus2)时钟:用于高速外设,如ADC、

TIM1等。

时钟树的配置通常涉及选择时钟源、设置预分频器和配置PLL等步骤。

1.2.1示例:配置HSE作为系统时钟

//配置HSE振荡器

RCC_OscInitTypeDefRCC_OscInitStruct={0};

RCC_OscInitStruct.OscillatorType=RCC_OSCILLATORTYPE_HSE;

RCC_OscInitStruct.HSEState=RCC_HSE_ON;

RCC_OscInitStruct.PLL.PLLState=RCC_PLL_ON;

RCC_OscInitStruct.PLL.PLLSource=RCC_PLLSOURCE_HSE;

RCC_OscInitStruct.PLL.PLLM=25;

RCC_OscInitStruct.PLL.PLLN=336;

RCC_OscInitStruct.PLL.PLLP=RCC_PLLP_DIV2;

RCC_OscInitStruct.PLL.PLLQ=7;

1

HAL_RCC_OscConfig(RCC_OscInitStruct);

//配置系统时钟为HSE

RCC_ClkInitTypeDefRCC_ClkInitStruct={0};

RCC_ClkInitStruct.ClockType=(RCC_CLOCKTYPE_SYSCLK|RCC_CLOCKTYPE_HCLK|RCC_CLOCKT

YPE_PCLK1|RCC_CLOCKTYPE_PCLK2);

RCC_ClkInitStruct.SYSCLKSource=RCC_SYSCLKSOURCE_HSE;

RCC_ClkInitStruct.AHBCLKDivider=RCC_SYSCLK_DIV1;

RCC_ClkInitStruct.APB1CLKDivider=RCC_HCLK_DIV4;

RCC_ClkInitStruct.APB2CLKDivider=RCC_HCLK_DIV2;

HAL_RCC_ClockConfig(RCC_ClkInitStruct,FLASH_LATENCY_5);

1.3PLL配置详解

PLL(锁相环)是STM32中用于提高系统时钟频率的关键组件。PLL的配置

涉及以下几个参数:

PLLM:HSE或HSI振荡器的预分频器。

PLLN:PLL的乘法器。

PLLP:用于系统时钟的后分频器。

文档评论(0)

找工业软件教程找老陈 + 关注
实名认证
服务提供商

寻找教程;翻译教程;题库提供;教程发布;计算机技术答疑;行业分析报告提供;

1亿VIP精品文档

相关文档