高速低功耗小尺寸sar adc 实现结构带电容失配校准的 ... - indico@ihep.pptxVIP

高速低功耗小尺寸sar adc 实现结构带电容失配校准的 ... - indico@ihep.pptx

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
GERO:一款基于SCA的TPC通用读出ASIC 赵馨远,刘丰,邓智,刘以农, 清华大学工程物理系 粒子技术与辐射成像教育部重点实验室 赵馨远 :denniso@163.com 目录 引言 芯片设计 芯片测试 第二版芯片设计 SARADC的总剂量效应评估 总结 2 引言 3 SCA : Switched Capacitor Array 空间投影室(TPC)在 三维粒子重建方面具有很大的优势,得到了越来越广泛的应用。 SCA芯片因为具有低功耗等优点,常常用于波形采样,是TPC读出电子学的重要技术路线之一。CEA研究组在T2K试验读出AFTER芯片的基础上,研发了通用TPC读出ASIC:AGET。 引言 GERO:具有较高的采样频率(1~100MSPS),可配置的采样深度(在典型采样频率下320ns~10.24us),实现片上数字化以及较大的动态范围。使其具有更高的灵活性,满足不同TPC读出的需求。 芯片设计 每个通道主要包括采样,存储和AD。 采样部分工作在循环采样模式下,接收到有效触发信号后,将采样数据保存至存储部分中,同时切换另一个采样模块进行采样。存储模块中的数据通过片上集成的线性放电ADC进行数字化输出或者直接丢弃。数字化后的数据通过并转串模块,以8路差分数据的形式输出至片外。 芯片设计 采样部分由64个采样单元组成,分为AB两个模块(各32个单元),工作在乒乓模式下。采样电容的上下极板均设计了互补开关,通过芯片内部控制,下极板开关总是早于上极板开关断开,从而减小电荷注入效应的影响。 芯片设计 存储部分共有32个模块,每个模块包含32个单元,与采样部分的一个模块对应。为了显示存储状态,每个模块有一标识位与之对应,避免数据发生覆盖和丢失。芯片提供“读出”和“移位”两种控制信号,实现对同一模块的多次数字化读出或丢弃。存储部分中每一单元通过源级跟随器将输出电平抬升至比较器的输入范围。 芯片设计 AD部分包括斜波产生电路,比较器,所有通道共用一个计数器。一个通道集成了32个线性放电AD,在收到“读出”指令后,将当前模块的32个单元内的数据同时进行AD转换。斜波产生电路将产生的斜波信号“广播”至通道内的所有AD,斜波信号启动的同时11bit计数器开始计数,当斜波信号增长到与存储单元的值相同时,将计数器值锁存,作为对应采样点的输出。 芯片测试 在不同配置下,芯片正常工作,各项功能均得到验证。 基于100MSPS采样, 1024单元存储深度,对芯片进行了性能评估,评估内容包括:功耗、线性、静态噪声、漏电流和动态测试。 芯片测试 功耗 对GERO的功耗测试在室温、50uA主偏置电流下进行。GERO有1.8V和2.5V两个电源电压,1.8V电源电压功耗2.3mW每通道,与仿真值一致。2.5V电压功耗为7.23mW每通道,大于1.8mW的仿真结果。 芯片测试 线性 GERO采样不同dc电平的测试,推算其积分非线性在3%左右。 芯片测试 静态噪声 此处静态噪声是指当GERO对同一个dc电平进行大量采样时,输出分布的标准差折合到输入端对应的噪声电压值,典型单元测试结果如图所示为1.2mV,符合仿真结果。 芯片测试 漏电流 测试发现采样1.2V时,漏电流最大,为307fA。工作在200MHz的读出频率下,这一漏电流的在第一个和最后一个读出模块间造成的差异小于1mV,其影响可以忽略。 芯片测试 动态性能 采用信号发生器给GERO注入不同幅度的Lorentz波形,分别配置不同的采样频率、存储深度进行采样。图为GERO采样基线为500mV,峰值为700mV和1.0V的洛伦兹波的输出结果,波形占用了7个存储模块。输出波形的基线、脉宽和峰值电压还算合理,但波形较差。 第二版芯片设计 针对GERO测试中发现的问题,在第二版芯片上进行了一系列改进:优化采样单元内开关尺寸,优化源级跟随器的性能,提高芯片的线性度。采样带隙基准源电路产生线性放电ADC的充电电流,从而产生更稳定的斜波信号。 SARADC的TID SARADC 16 高速低功耗小尺寸SAR ADC 实现结构 带电容失配校准的SAR ADC 采样频率 100MS/s 转换精度 10bit 设计工艺 65nm CMOS工艺 电源电压 1V 输入电容 180fF 信号失真噪声比(SNDR) ≥55dB 核心功耗 ≤1mW 核心模块版图面积 SARADC的TID 辐照条件 17 辐照源:钴60 剂量率:剂量率 50rad(Si)/s 1Mrad(Si) 样品量:3 辐照条件:芯片正常工作(CK:50M;SIG:2.411M),只有芯片暴露在辐照环境中 监测电源电流 SARADC的TID 测试步骤 18 累计剂量1000Krad(Si) 辐照过程中监测电源电

文档评论(0)

189****0315 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档