多功能数字电子钟数电程设计.docVIP

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
多功能数字电子钟数电程设计

华南理工大学广州学院 数字电路课程设计报告 题目:多功能数字电子钟 专业: 自 动 化 班级: 一 班 姓名: 姚 楸 同组队员: 陈杰涛、姚 楸、李卓鸿、刘志健、 吴壁文、陈孟鹏、黎杰豪、江泉河 学号: 201130087082 日期:2013年1月 设计目的 为了巩固课本所学知识,培养动手能力和实际解决问题的能力,加深对课堂知识的理解和运用,进一步学习和熟悉各种常用芯片的规格和使用,能掌握电路的组装和基本问题的排除。通过课程设计要实现以下两个目标:一、学生初步掌握电子线路的设计、组装及调试方法。即学生根据设计要求,查阅文献资料,收集、分析类似电路的性能,并通过组装调试等实践活动,使电路达到性能要求;二、课程设计为后续的毕业设计打好基础。毕业设计是系统的工程设计实践,而课程设计的着眼点是让学生开始从理论学习的轨道上逐渐引向实际方面,运用已学过的分析和设计电路的理论知识,逐步掌握工程设计的步骤和方法,同时,课程设计报告的书写,为今后从事技术工作撰写科技报告和技术资料打下基础。 设计要求和设计指标: a设计一个能显示时、分、秒的数字钟,显示时间从00:00:00到23:59:59; b设计的电路包括产生时基信号,时、分、秒的计时电路,显示电路。 c具有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间; d计时过程具有整点报时功能,当时间到达整点前10秒进行蜂鸣报时 总体框图设计 本设计通过555定时器产生1HZ的方波通过加法器进行计数,计数后产生的BCD码通过译码器译码最后通过数码管显示出来。 功能模块设计和原理说明 1、秒脉冲发生器 秒信号发生电路由集成电路555定时器与RC组成的多谐振荡器构成。555定时器振荡电路是数字钟的核心部分,它的频率和稳定性直接关系到表的精度。因此选择555定时器构成的多谐振荡器,其中电容C1为10微法,C2为0.01微法,两个电阻R1= 10K R2=66.5K欧姆。此时在电路的输出端就得到了一个周期性的矩形波,其振荡频率为: f=1.43/[(R1+2R2)C1] 2、秒计数译码、译码以及显示部分设计 秒计数器为M=60的计数器,即显示00~59,采用中规模集成电路双十进制计数器至少需要2片,因为10 M 100。它的个位为十进制,十位为六进制。本电路采用两片74LS192实现。当个位计数至1010时,通过 74LS08 二输入与非门连至清零端达到清零,当达到0000时,产生上升脉冲送给十位。十位计数至0110时清零。译码芯片使用CD4511BM 3、分计数译码、译码以及显示部分设计 分计数器同秒计数器一样为M=60的计数器,即显示00~59,采用中规模集成电路双十进制计数器使用2片,因为10 M 100。它的个位为十进制,十位为六进制。本电路采用两片74LS192实现。当秒计数器十位计数至0110时清零,达到0000时产生上升沿脉冲送入分计数器的个位开始计数。当个位计数至1010时清零产生上升脉冲送给十位。十位计数至0110时继续清零。译码芯片使用CD4511BM 4、时计数译码、译码以及显示部分设计 时为二十四进制计数器,显示为00~23,个位仍为十进制,而十位为三进制,但当十进位计到2,而个位计到4时清零,就为二十四进制了。时计数进位类似于分和秒。译码芯片使用CD4511BM.。 5、整点前十秒报时 当时的十位数计数器输出0101,个位数输出1001,秒的十位数输出0101时通过两片四路的与非门74ls20op和一个与门74ls08和一个非门74ls04共同组成一个报时电路。相当于六路与门。 6、校时电路 时校时 分校时 校时时要对74LS192的5端脚输入高电平,本设计直接使用555定时器产生的方波高电平来触发。 主要元器件的选择 脉冲发生器使用555定时器 555 定时器成本低,性能可靠,只需要外接几个电阻、电容,就可以实现多谐振荡器 计数器使用74LS192 功能表如下: 译码芯片使用CD4511BM 功能表 使用了与门74LS08 功能表 74LS04 功能表 74LS20四路与非门 功能表 数码管使用的是共阴七段数码管 总电路图程序说明 总电路仿真图 通过每两片74LS192构成数字时钟的时模块、分模块、秒模块其中时是24进制的,分和秒是60进制的,秒模块计数计到60的时侯立刻产生清零信号和进信号是分模块加一

文档评论(0)

3471161553 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档