CPLD实验报告计数器及时序电路.docVIP

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
内蒙古工业大学信息工程学院 实 验 报 告 课程名称: 实验名称: 实验类型: 验证性□ 综合性□ 设计性实验室名称: 班级: 学号:姓名: 组别: 同组人: 成绩: 实验日期: 预习报告成绩: 指导教师审核(签名): 年 月 日 预习报告 实验二 计数器及时序电路 实验目的: 了解时序电路的VHDL语言设计方法。 了解同步计数器的使用方法。 理解时序电路和同步计数器加译码电路的联系,设计任意编码计数器。 实验设备: PC机 EDA实验箱(主芯片是ALTERA EPM7128SLC84-15)。 实验内容: 用VHDL语言输入法设计一个同步四位二进制加法计数器和六进制同步计数器。 用74LS161两个宏连接成八位二进制同步计数器。 用74LS161宏,同时采用清零和置数法组成六进制和十二进制计数器。 实验步骤: 采用文本编辑器输入VHDL语言源程序,或采用原理图输入法从MF库中调用器件74161,生成原理图,之后建立工程。 编译。 仿真。 对芯片进行编程。 根据管脚分配情况连线。 根据芯片特点,管脚分配时一般将时钟信号分配给83脚,复位信号分配给1脚。若有使能信号,使能信号分配给84脚。 时钟信号的连接:将实验板上提供的时钟与芯片的83脚相连。 复位信号的连接:将实验板上的某按键开关输出与芯片的1脚相连。 将计数器的输出端分别与LED灯相连。 按动复位键,观察实验结果。 改变输入时钟信号的频率,观察实验结果。 源程序 (1)library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_arith.all; use ieee.std_logic_unsigned.all; entity counter4 is port(clk,clr: in std_logic; count: out std_logic_vector(1 downto 0)); end counter4; architecture beha of counter4 is signal cnt: std_logic_vector(1 downto 0); begin process(clk,clr) begin if (clr=0) then cnt=00; elsif (clk=1 and clkevent) then if cnt=11 then cnt=00; else cnt=cnt+1; end if; end if; count=cnt; end process; end beha; (2)library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_arith.all; use ieee.std_logic_unsigned.all; entity cn6 is port(clk,clr: in std_logic; count: out std_logic_vector(2 downto 0)); end cn6; architecture beha of cn6 is signal cnt: std_logic_vector(2 downto 0); begin process(clk,clr) begin if (clr=0) then cnt=000; elsif (clk=1 and clkevent) then if cnt=101 then cnt=000; else cnt=cnt+1; end if; end if; count=cnt; end process; end beha; 预习报告成绩: 指导教师审核(签名): 年 月 日 实验报告 实验二 计数器及时序电路 实验目的: (1)了解时序电路的VHDL语言设计方法。 (2)了解同步计数器的使用方法。 (3)理解时序电路和同步计数器加译码电路的联系,设计任意编码计数器。 实验设备: (1)PC机 (2)EDA实验箱(主芯片是ALTERA EPM7128SLC84-15)。 实验内容: 用VHDL语言输入法设计一个同步四位二进制加法计数器和六进制同步计数器。 实验内容: 源程序 (1) library ieee; us

文档评论(0)

almm118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档