高性能大动态范围CMOS图像传感器控制电路的设计.pdf

高性能大动态范围CMOS图像传感器控制电路的设计.pdf

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
高性能大动态范围CMOS图像传感器控制电路的设计

中文摘要 本论文是天津市重点科技攻关项目“高性能大动态范围CMOS图像传感器设 计”的一部分。由于CMOS成熟的工艺和固体图像传感器技术的研究成果,CMOS 图像传感器发展迅猛,以其功耗低,动态范围宽,可靠性高,体积小,价格便宜 等特点,成为图像处理技术中的关键设备,广泛应用于摄像机、数码相机、移动 通讯产品、安全监控、汽车安全气囊、指纹识别等领域。该项目的完成可以为设 计图像采集和处理方面的专用集成电路以及实现系统集成奠定坚实的基础,并具 有广阔的市场前景。 本论文主要论述了图像传感器控制电路的系统设计和实现方法。针对双采样 结构的图像传感器,论文中详细地阐述和分析了常用的并行式曝光方式和滚筒式 曝光方式的时序关系,在滚筒式曝光方式的基础上提出了一种新的时序关系:改 进的滚筒式曝光方式。采用这种时序关系,不仅可以简化图像传感器像素单元结 构,实现列共用双采样的存储节点,还提高了图像采集和处理速度。在控制电路 的设计过程中,遵循自顶向下的设计方法,在时序关系分析的基础上完成模块的 划分,运用Verilog硬件描述语言分别进行各子模块的程序设计,功能仿真,综 合以及综合后的门级仿真。在各子模块设计无误的前提下,完成整体模块的调试, 综合和仿真。 在Veri log程序设计中,将Verilog源代码的可综合性和设计的可靠性视为 优先考虑的问题。各子模块的源代码全部采用可综合的Verilog语句编写。采用 双时钟控制,使综合后的设计更加可靠。针对设计的高速要求,优化设计中的关 键路径,将延迟降到最低。在Altera的FPGA软件平台上综合后,本设计工作频 率可达117.95MHz。 关键词:CMOS,图像传感器,滚筒式曝光,时序电路,Verilog,FPGA验证 ABSTRACT thesisis This one oftheCrucialScienceand Project City: part TechnologyofTianjin the of CMOS Sensorwith and “Design Image Hi曲PerformanceLargeDynamicRange”. CMOS sensorhas duetoitsmature technicsand image developedquickly producing ofsolid r.Ithasbecomethe researchresults senso facil时of image key imageprocessing andbeen toa fieldssuch粥video camera. greatmany camera,digital technologyapplied mobile and airbag fmgerprint communication,safeguard,Car baSeto other and ofthis Cansettleastrong design ASICs accomplishmentproject the willhaveawidemarket. systemintegration,andproducts impl

文档评论(0)

qiwqpu54 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档