- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
常用时序集成器件
常用时序集成器件 作业:235页 7-9(设计同步5进制计数器) 7-11(设计异步6进制计数器) 8.1.3 集成计数器 8.1.4 集成计数器的应用 计数器的分频作用 作业 7-14(74LS161) 7-17(74LS161) 计数器应用——顺序脉冲产生器 计数器应用——序列信号产生器 作业 8.3 8.5 8.6 8.7 作业 题8.29(黄皮书)试用两片74LS194集成移位寄存器构成8位双向移位寄存器,若将你构成的双向移位寄存器置入初始值十六进制数65,并将最右输出端接到最左的数据输入端,进行右移位操作,试分析电路实现的功能,写出移位操作的状态转换过程。 作业 8.15 8.18 8.22 8.29 解:一片74161最大计数模值为16,要实现M60计数必须用两片74161。 ★ 大模分解法: M=M1XM2=6X10,用两片74161分别组成模6、模10计数器,然后级联组成模60计数器。 进位反馈同步置数法: (6)10 =(0110)2 低位片预置数: 高位片预置数: (10)10 =(1010)2 利用计数器计满值CO=1,提取置数译码信号。 经6个状态计满值 经10个状态计满值 1 0 1 0 CP D3 D2 D1 D0 Q0 Q1 Q2 Q3 CTP CTT CO 74161(1) 1 1 0 1 1 0 D3 D2 D1 D0 Q0 Q1 Q2 Q3 CTP CTT CO 74161(2) 1 1 定时 计数器型顺序脉冲发生器 在数字电路中,能按一定时间、一定顺序轮流输出脉冲波形的电路称为顺序脉冲发生器。 计数器型顺序脉冲发生器一般用按自然态序计数的二进制计数器和译码器构成。 顺序脉冲发生器也称脉冲分配器或节拍脉冲发生器,一般由计数器(包括移位寄存器型计数器)和译码器组成。作为时间基准的计数脉冲由计数器的输入端送入,译码器即将计数器状态译成输出端上的顺序脉冲,使输出端上的状态按一定规律输出0,1序列。 时序图 译码器 电路图 计数器 用集成计数器74LS163和集成3线-8线译码器74LS138构成的8输出顺序脉冲发生器。 在数字电路中,用来存放二进制数据或代码的电路称为寄存器。 寄存器是由具有存储功能的触发器组合起来构成的。一个触发器可以存储1位二进制代码,存放n位二进制代码的寄存器,需用n个触发器来构成。 按照功能的不同,可将寄存器分为基本寄存器和移位寄存器两大类。 基本寄存器(锁存器)只能并行送入数据,需要时也只能并行输出。 移位寄存器中的数据可以在移位脉冲作用下依次逐位右移或左移,数据既可以并行输入、并行输出,也可以串行输入、串行输出,还可以并行输入、串行输出,串行输入、并行输出,十分灵活,用途也很广。 8.2 锁存器和移位寄存器 基本寄存器 1、单拍工作方式基本寄存器 无论寄存器中原来的内容是什么,只要送数控制时钟脉冲CP上升沿到来,加在并行数据输入端的数据D0~D3,就立即被送入进寄存器中,即有: 2、双拍工作方式基本寄存器 (1)清零。CR=0,异步清零。即有: (2)送数。CR=1时,CP上升沿送数。即有: (3)保持。在CR=1、CP上升沿以外时间,寄存器内容将保持不变。 集成寄存器 一类是由多个(边沿触发)D触发器组成的触发型集成寄存器如74LS171(4D)、74LS175(4D)、74LS174(6D)、 74LS273(8D)等。 另一类是由带使能端(电位控制式)D触发器构成的锁存型集成寄存器 74LS373 功能表 集成寄存器 (a) 74LS171 的逻辑符号; (b)74LS373的逻辑符号 移位寄存器 1、单向移位寄存器 并行输出 4位右移 移位寄存器 时钟方程: 驱动方程: 状态方程: 并行输出 4位左移 移位寄存器 时钟方程: 驱动方程: 状态方程: 单向移位寄存器具有以下主要特点: (1)单向移位寄存器中的数码,在CP脉冲操作下,可以依次右移或左移。 (2)n位单向移位寄存器可以寄存n位二进制代码。n个CP脉冲即可完成串行输入工作,此后可从Q0~Qn-1端获得并行的n位二进制数码,再用n个CP脉冲又可实现串行输出操作。 (3)若串行输入端状态为0,则n个CP脉冲后,寄存器便被清零。 2、双向移位寄存器 M=0时右移 M=1时左移 3、集成双向移位寄存器74LS194 集成移位寄存器74LS199 比较,得驱动方程: 电路图 将无效状态1010~1111分别代入状态方程进行计算,可以验证在CP脉冲作用下都能回到有效状态,电路能够自启动。 4位集成二进制同步加法计数器74LS161/163 ①CR=0时异步清零。 ②CR=1、LD=0时同步置数。 ③CR=
文档评论(0)