现代数字系统设计(本科)第6章.pdfVIP

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
现代数字系统设计(本科)第6章

第6章典型EDA开发工具介绍 第6章典型EDA开发工具介绍 6.1 简介 6.2 MAX+Plus Ⅱ使用说明 6.3 Active-HDL使用说明 第6章典型EDA开发工具介绍 6.1 简 介 1.芯片制造厂商提供的开发工具 这类开发工具是芯片制造厂商为配合自己的CPLD/FPGA芯 片而推出的一种集成开发环境,基本上能完成其CPLD/FPGA开 发的所有工作,包括输入、仿真、综合、布线、下载等工作。 这类开发工具应用在其公司的CPLD/FPGA芯片上,能提高设计 效率,优化设计结果,充分利用芯片资源。其缺点是综合能力 较差,对于其他器件厂商出品的器件不能很好地支持。 MAX + PLUS Ⅱ是Altera公司提供的一个集成化开发工具, 该工具界面友好,操作简单,功能齐全,是一款流行的EDA开 发平台。其主要功能有: 第6章典型EDA开发工具介绍 ●支持的器件:FLEX系列、MAX系列和Classic系列。 ●支持的HDL语言:VHDL 、Verilog HDL和AHDL 。 ●支持的输入方法:原理图输入、HDL语言文本输入和波 形输入。 ●综合能力:该工具的编译器可完成项目的编译和逻辑综 合,并能生成报告文件、编程文件和用于时间仿真的输出文件。 ●仿真能力:该工具的定时分析器能进行时序分析、功能 仿真、时序仿真和波形分析。 ●器件编程和配置:项目编译后生成的*.sof文件可直接下 载到芯片。 第6章典型EDA开发工具介绍 2 .第三方EDA设计工具 这类设计工具一般比较通用,是由专业的EDA软件公司 开发的,支持多家芯片制造商的器件。不同公司出品的开发 平台,在性能上各有所长,有的在输入上更简便,支持多种 输入方式;有的在综合优化能力方面更突出;有的在仿真模 拟功能上更胜一筹。但是它们之间大多数能够相互兼容,具 有良好的互操作性。按照设计的一般步骤和它们的主要功 能,第三方工具可分为以下三类: 第6章典型EDA开发工具介绍 (1) 输入工具。一般较常用的输入方式有文本输入、原理图 输入两种,它们在一般的开发软件和芯片制造商提供的集成开 发环境中都有,而有些软件还支持波形输入和状态图输入,有 的编辑器还带有语法模板,支持语法纠错。HDL Turbo Writer 是一款很好的VHDL/Verilog 的编辑器,能转换大小写、缩进、 折叠,格式编排很方便。Visual VHDL/Verilog这款编辑器还支 持流程图输入,并能将流程图转换成VHDL/Verilog代码。 第6章典型EDA开发工具介绍 (2) 综合工具。综合的作用是将用语言表示的HDL源程序 转换成相应的最基本的与或非门连接关系(即网表) ,供 PLD/FPGA厂家的软件进行试配和布线。综合软件的优劣直接 决定了电路功能的实现方法、电路所占用资源的情况、电路的 各项性能是否符合要求等。同样的项目设计经过不同的软件综 合后可能有不同的结果,好的综合软件能带来事半功倍的效果。 第6章典型EDA开发工具介绍 目前,在业界中受到好评的综合工具主要由以下几家公司所 开发:Synopsys公司、Mentor Graphics公司和Synplicity公司。 Synopsys公司出品的综合工具较多,如FPGA Express 、FPGA Complier、Design Complier等,其综合优化能力也处于领先地位。 Synopsys公司支持的HDL语言子集比较完整,还提供一个设计元 件库,这个库包含许多元件的不同实现方案,可以让用户随意 调用。Mentor Graphics公司的Leonardo Spectrum也是一款非常优 秀的综合器,它不仅支持众多的FPGA/CPLD器件,也支持ASIC 的开发。其各项设置约束功能强大,具备RTL级和门级电路查看 功能并以彩色显示,具备智能分页显示功能,支持多种输出网 表格式,同时也能调用其他FPGA厂家的布线器。 第6章典型EDA开发工具介绍 (3) 仿真工具。仿真是为了校验项目设计功能与时序的准 确性。HDL仿真分为前仿真、后仿真。前仿真是指电路

文档评论(0)

xcs88858 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8130065136000003

1亿VIP精品文档

相关文档