- 1、本文档共45页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
eda课程设计,彩灯实验报告,华科大武昌分校(共10篇)
eda课程设计,彩灯实验报告,华科大武昌分校(共10篇)
EDA实验报告8路彩灯
河南工业大学EDA技术 实验报告
专业 电科 班级1202 姓名 高兆华学号 201216030211
实验地点 成绩评定
一、实验项目
8路彩灯控制器
二、实验目的
1、 熟熟练掌握VHDL的用法
2、 了解8路彩灯的工作原理,电路结构
三、实验原理
实验原理图:
VHDL程序:
1、8路彩灯的三种花形控制模块CD
LIBRARY IEEE;
USE IEEE.STD_LOGIC_ARITH.ALL;
USE IEEE.STD_LOGIC_1164.ALL;
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
ENTITY cd IS
PORT(clk:IN STD_LOGIC;
jp:OUT STD_LOGIC;
qq:OUT STD_LOGIC_VECTOR(7 DOWNTO 0));
END cd;
ARCHITECTURE behav OF cd IS
CONSTANT w:INTEGER:=7;
SIGNAL q:STD_LOGIC_VECTOR(7 DOWNTO 0);
BEGIN
PROCESS(clk)
VARIABLE flag:BIT_VECTOR(2 DOWNTO 0):=000;
VARIABLE jp1: STD_LOGIC:=#39;0#39;;
BEGIN
IF clk#39;EVENT AND clk=#39;1#39;THEN
IF flag=000THEN
q=11amp;q(w DOWNTO 2);
IF q(2)=#39;1#39;THEN
flag:=001;
END IF;
ELSIF flag=001THEN
q=q(w-2 DOWNTO 0)amp;00;
IF q(5)=#39;0#39;THEN
flag:=010;
END IF;
ELSIF flag=010THEN
q(w DOWNTO 4)=q(w-2 DOWNTO 4)amp;11;
q(w-4 DOWNTO 0)=11amp;q(w-4 DOWNTO 2);
IF q(2)=#39;1#39;THEN
flag:=011;
END IF;
ELSIF flag=011THEN
q(w DOWNTO 4)=00amp;q(w DOWNTO 6);
q(w-4 DOWNTO 0)=q(w-6 DOWNTO 0)amp;00;
IF q(1)=#39;0#39;THEN
flag:=100;
END IF;
ELSIF flag=100THEN
q(w DOWNTO 4)=11amp;q(w DOWNTO 6);
q(w-4 DOWNTO 0)=11amp;Q(w-4 DOWNTO 2);
IF q(2)=#39;1#39;THEN
flag:=101;
END IF;
ELSIF flag=101THEN
q
jp1:=NOT jp1;
flag:=000;
END IF;
END IF;
qq=q;
jp=jp1;
END PROCESS;
END behav;
2、二选一多路选择器模块MUX21
library ieee;
use ieee.std_logic_1164.all;
entity mux21 is
port(a,b,s:in std_logic;
y:out std_logic);
end mux21;
architecture ar of mux21 is
begin
process(a,b,s)
begin
if s=#39;0#39;then
y=a;
else
y=b;
end if;
end process;
end ar;
3、二分频模块FEN2
library ieee;
use ieee.std_logic_1164.all;
entity fen2 is
port(clk:in std_logic;
clkk:out std_logic);
end fen2;
architecture behav of fen2 is
begin
process(clk)
variable clkk1:std_logic:=#39;0#39;;
begin
if clk#39;event and clk=#39;1#39;then
clkk1:=not clkk1;
end if;
clkk=clkk1;
end process;
end behav;
四、仿
您可能关注的文档
- 2014年k12在线教育行业分析报告.doc
- 2014年一季度中国旅游业分析报告.doc
- 2014年上半年旅游经济运行分析报告.doc
- 2014年上半年物业系统员工关怀专题报告.doc
- 2014年8月份煤炭运行情况分析报告.doc
- 2014年上海甲级写字楼市场年度报告.doc
- 2014年个股投资分析报告.doc
- 2014年互联网医疗行业分析报告.doc
- 2014年互联网发展报告.doc
- 2014年互联网旅游在线度假行业分析报告.doc
- 第十一章 电流和电路专题特训二 实物图与电路图的互画 教学设计 2024-2025学年鲁科版物理九年级上册.docx
- 人教版七年级上册信息技术6.3加工音频素材 教学设计.docx
- 5.1自然地理环境的整体性 说课教案 (1).docx
- 4.1 夯实法治基础 教学设计-2023-2024学年统编版九年级道德与法治上册.docx
- 3.1 光的色彩 颜色 电子教案 2023-2024学年苏科版为了八年级上学期.docx
- 小学体育与健康 四年级下册健康教育 教案.docx
- 2024-2025学年初中数学九年级下册北京课改版(2024)教学设计合集.docx
- 2024-2025学年初中科学七年级下册浙教版(2024)教学设计合集.docx
- 2024-2025学年小学信息技术(信息科技)六年级下册浙摄影版(2013)教学设计合集.docx
- 2024-2025学年小学美术二年级下册人美版(常锐伦、欧京海)教学设计合集.docx
文档评论(0)