04级计机组成原理本科期末试题A带答案(史岚).docVIP

04级计机组成原理本科期末试题A带答案(史岚).doc

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
04级计机组成原理本科期末试题A带答案(史岚)

PAGE  PAGE 5 总分一二三四五六七  ……………○……………密……………○……………封……………○…………线……………………………… 学 院班 级学 号姓 名 东北大学考试试卷(A卷)          2006—2007 学年第 1 学期 课程名称:计算机组成原理 二、(10分)判断题(在每小题后的括号内答“对”或“错”。每小题1分) 一、(10分)填空题(答案请勿直接写在每小题的括号里,请答在该小题下面空白处。每个空1分) ┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄ 在取指令操作完成后,程序计数器PC中存放的是下一条实际执行的指令的地址。( 错 ) Cache-主存-辅存的三级存储系统中,CPU可以直接访问的只有Cache。( 错 ) 不一定每条指令的第一个机器周期都是取指令机器周期。( 错 ) 在I/O独立编址的情况下,一个具体的地址既可能对应内存单元,也可能对应外设端口。( 对 ) 一个16K×32 bit的SRAM芯片,除了电源和接地端外,其引出线至少应该有48条。( 对 ) 中断响应时保护断点(PC内容)是通过执行压栈指令完成的。( 错 ) 在多级存储体系中,虚拟存储器的主要功能是扩大外存的容量。( 错 ) RISC计算机中采用硬布线控制器。( 对 ) 双端口存储器之所以能高速读写,是因为采用了两套相互独立的读写端口。( 对 ) 浮点运算部件是由两个松散连接的定点运算部件即阶码部件和尾数部件构成的,其中的尾数部件只能完成加减运算。( 错 ) 为130种状态编码至少需要( )个二进制位。 8 2.CPU的主要功能有指令控制、操作控制、( )和数据加工处理等四个方面。 时序控制 3.在4模块 (M0~M3)低位交叉的主存系统中,若CPU访问主存的地址码 是136AH,则访问的模块是( ) 。 M2 4.半导体动态存储器的刷新方式通常有集中刷新、分散刷新和( )三种方式。 异步刷新 5.某计算机的字长为16位,数据采用单符号位补码定点整数表示,则该机所能表示的最大正整数是 ( ) 。 215-1 或直接=32767 6.CPU响应中断后需要保存两个最关键的硬件状态:一是程序断点(PC),二是( )的内容。 程序状态字寄存器 指令寄存器IR的位数取决于( ) 。 指令的长度 CPU内部中断允许触发器对( )中断不起作用,如掉电就属于此类中断。 不可屏蔽 9.微程序设计技术是利用( )方法设计控制器的一门技术。 软件 10.由8片74181 ALU和2片74182 CLA器件相配合所组成的是( )级先行(并行)进位的32位运算部件。 “2”、“二”或“两”均可。 三、(20分)简要回答下列问题 3.(5分)如何理解“向量中断是一种间接寻址方式”的说法? 答:向量中断的实质是由中断机构硬件在中断响应周期自动产生一个能引导CPU找到该中断服务程序入口地址的编码——通常称为向量地址或向量编码。这个编码相当于(服务程序入口即向量)地址的地址,故形容向量中断为一种间接寻址方式。 1.(5分)试用全加器逻辑表达式分析影响并行加法器速度的主要因素。 答:全加器逻辑表达式为—— Si+1=AiBi+BiCi+CiAi Ci+1= AiBi+(Ai⊕Bi)Ci 由N个全加器即可构成一个并行的N位加法器; 由上式可见,N位中第i位和的生成要依靠其低位传来的进位,所以进位逻辑设计即用什么样的结构生成N个进位是影响并行加法器速度的主要因素。 4.(5分)简要比较组合逻辑控制器和微程序控制器的主要优缺点。 答:微程序控制器在设计的规整性和可修改性上优于组合逻辑控制器,成本也低于后者;但是组合逻辑控制器的最大优势是速度快于微程序控制器。 2.(5分)列举你所了解的提高存储系统性能的主要技术手段(不需详细展开) 。 答:可以从以下几方面考虑提高存储系统性能—— 采用高速半导体存储器件(开发高速芯片); 从芯片结构着手如双端口乃至多端口存储器、相联存储器、多体交叉存储器等技术的采用; 从体系结构入手,如采用多层次的存储体系结构,并使用多级高速缓冲存储器,使用虚拟存储技术,以便实现尽可能高的存储系统的性价比。

文档评论(0)

tshanjyouy3 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档