第2章mcs-51单片机结构及原理.pptVIP

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第2章mcs-51单片机结构及原理

Exercise-2.1 P37- 6,7,8 预习2.3 , 2.4 复印-实验指导书 预习第4章 观看 郭天祥视频-lesson1 * * * * 第2章 MCS-51单片机结构及原理 2.1 MCS-51单片机结构 2.2 MCS-51的存储器结构 -25 2.3单片机的复位、时钟与时序-38 2.4并行I/O口 -46 SCM——将通用微计算机基本功能部件集成在一块芯片上构成的一种专用微计算机系统. SCM = CPU+程序存储器+数据存储器+定时器/计数器 + 内外中断+可编程I/O+可编程全双工串行口+… 80C51=(8位)CPU + 4KBROM +128BRAM + (2×16)T/C + (4×8)I/O + 1个UART +5个中断源 87C52 INTEL MCS-51系列单片机一览表 2.1.1 MCS-51单片机的内部结构 80C51单片机的主要内部资源与教学安排 8位CPU ——第二章 4KB片内 ROM ——第二章 128B片内RAM ——第二章 4个8位双向I/O口——第二章 5中断源——第五章 2个16位定时器/计数器——第六章 1个全双工串行口——第七章 2.2 MCS-51的存储器结构 1. 存储器划分方法 计算机存储器地址空间的两种结构形式: 普林斯顿结构和哈佛结构。 RAM和ROM统一编址 RAM和ROM分别编址 第2章MCS-51单片机结构及原理 51系列单片机采用哈佛结构,共有四个物理存储空间,或三个逻辑存储空间。 程序存储器ROM 数据存储器RAM 第2章MCS-51单片机结构及原理 a) 同时使用片内和片外ROM b)ROM地址分布 当EA引脚接高电平(开关接A点)时,4 KB以内的地址在片内ROM,大于4KB的地址在片外ROM中(图中折线),两者共同构成64KB空间; 当EA引脚接低电平(开关接B点)时,片内ROM被禁用,全部64KB地址都在片外ROM中(图中直线)。 第2章MCS-51单片机结构及原理 2.4 并行I/O口 MCS-51单片机有4个8位的并行I/O端口,记作P0~P3。 每个端口都包含一个同名的特殊功能寄存器,P0~P3 。对并行IO口的控制是通过对同名特殊功能寄存器的控制实现的。 本章小结 1、单片机的CPU由控制器和运算器组成,在时钟电路和复位电路的支持下,按一定的时序工作。单片机的时序信号包括振荡周期、时钟周期、机器周期和指令周期。 2、51单片机采用哈佛结构存储器,共有3个逻辑存储空间和4个物理存储空间。片内低128字节RAM中包含4个工作寄存器组、128个位地址单元和80个字节地址单元。片内高128字节RAM中离散分布有21个特殊功能寄存器。 3、 P0~P3口都可作为准双向通用I/O口,其中只有P0口需要外接上拉电阻;在需要扩展片外设备时,P2口可作为其地址线接口,P0口可作为其地址线/数据线复用接口,此时它是真正的双向口。 第2章MCS-51单片机结构及原理 * *

文档评论(0)

ailuojue2 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档