数电实习报告.docVIP

  1. 1、本文档共19页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数电实习报告

数字电子实习 实习题目 数字频率计 指导教师 王宇鸿 马战辉 班级 信息08-1班 姓名 学号 04号 电气信息工程学院 目录 实习目的 1 MAX+PlusII软件介绍 2 一、Max+plusⅡ开发系统的特点 2 二、Max+PlusⅡ软件功能 3 设计任务 4 设计过程 5 一.顶层原理图及仿真图 5 二、模块一 6 三、模块二 9 四、模块三 10 五、模块四 11 六、模块五 11 七、模块六 12 安装调试 13 元器件清单 14 一、data_round的元器件清单 14 二、data_devide的元器件清单 15 三、时序分析器 15 实习心得 16 参考文献 17 实习目的 1、利用MAX+plusII的原理图输入方法设计简单组合电路,掌握层次化设计的方法。 2、利用MAX+PlusII软件的仿真来验证逻辑功能是否正确。 3、掌握数字频率计电路的设计原理,并能够在实际生活中正确应用; 4、学会在MAX+plusⅡ软件环境中仿真; 5、锻炼自己独立解决问题的能力,学会有效获取有用信息。 MAX+PlusII软件介绍 Max+plusⅡ是Altera公司提供的FPGA/CPLD开发集成环境,Altera是世界上最大可编程逻辑器件的供应商之一。Max+plusⅡ界面友好,使用便捷,被誉为业界最易用易学的EDA软件。在Max+plusⅡ上可以完成设计输入、元件适配、时序仿真和功能仿真、编程下载整个流程,它提供了一种与结构无关的设计环境,是设计者能方便地进行设计输入、快速处理和器件编程。 一、Max+plusⅡ开发系统的特点 1、开放的界面   Max+plusⅡ支持与Cadence,Exemplarlogic,Mentor Graphics,Synplicty,Viewlogic和其它公司所提供的EDA工具接口。 2、与结构无关   Max+plusⅡ系统的核心Complier支持Altera公司的FLEX10K、FLEX8000、FLEX6000、MAX9000、MAX7000、MAX5000和Classic可编程逻辑器件,提供了世界上唯一真正与结构无关的可编程逻辑设计环境。 3、完全集成化   Max+plusⅡ的设计输入、处理与较验功能全部集成在统一的开发环境下,这样可以加快动态调试、缩短开发周期。 4、丰富的设计库   Max+plusⅡ提供丰富的库单元供设计者调用,其中包括74系列的全部器件和多种特殊的逻辑功能(Macro-Function)以及新型的参数化的兆功能(Mage-Function)。 5、模块化工具   设计人员可以从各种设计输入、处理和较验选项中进行选择从而使设计环境用户化。 6、硬件描述语言(HDL)   Max+plusⅡ软件支持各种HDL设计输入选项,包括VHDL、Verilog HDL和Altera自己的硬件描述语言AHDL。 7、Opencore特征 Max+plusⅡ软件具有开放核的特点,允许设计人员添加自己认为有价值的宏函数。 二、Max+PlusⅡ软件功能 1、原理图输入(Graphic Editor) Max+plusⅡ软件具有图形输入能力,用户可以方便的使用图形编辑输入电路图中的元器件可以调用元件库中元器件,除调用库中的元件以外,还可以调用该软件中的符号功能形成的功能块。 2、硬件描述语言输入(Text Editor) Max+plusⅡ软件中有一个集成的文本编辑器,该编辑器支持VHDL,AHDL和Verilog硬件描述语言的输入,同时还有一个语言模板使输入程序语言更加方便,该软件可以对这些程序进行编译并形成可以下载配置数据。 3、 项目编译 提供了一个完全集成的编译器(Compiler),它可直接完成从网表提取到最后编程文件的生成,包含时序模拟、适配的标准文件。 4、项目校验 对设计项目的功能、时序进行仿真和时序分析,判断输入输出间 的延迟。 5、项目编程 将你的设计下载/配置到你所选择的器件中去。 设计任务 1.设计要求 数字频率计是一种用来测试周期性变化信号工作频率的装置。其原理是在规定的单位时间(闸门时间)内,记录输入脉冲的个数。 设计一个数字显示的频率计。其设计要求如下: (1)频率计采用六位数码管显示; (2)频率测量范围为1Hz ~ 999KHz,用LED指示; (3)采用记忆显示方式,即在计数过程中不显示测试数据,待计数过程结束后显示测试结果,并将此结果保持到下一次计数结束。显示时间不小于

文档评论(0)

tmd2017 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档