- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
如何使用SignalTapII调试FPGA中AD采样控制逻辑于露
一、实验原理
SignalTap II是QuartusII软件平台中集成的逻辑分析仪模块,同时Cyclone系列FPGA内部还嵌入了逻辑分析硬核,也即是实际负责采样并将数据发送给SignalTapII的硬件模块。该逻辑分析模块对待测节点的数据进行捕获,数据通过JTAG接口从FPGA传送到Quartus II软件中显示。使用SignalTap II无需额外的逻辑分析设备,只需将一根JTAG接口的下载电缆连接到要调试的FPGA器件。SignalTap II对FPGA的引脚和内部的连线信号进行捕获后,将数据存储在一定的RAM块中。因此,需要用于捕获的采样时钟信号和保存被测信号的一定点数的RAM块(Cyclone系列FPGA带有RAM资源)。
1.1系统框架
FPGA和高速AD/DA模块的组成如图1,由两个模块组成:FPGA模块和高速AD/DA模块。基于此模块可以完成任意信号发生器的设计和简易示波器的设计等等实验。本模块中FPGA采用ALTERA公司的Cyclone系列EP1C3T144C8芯片,DAC芯片采用DAC0800,ADC芯片采用TI的TLC5510。
图1 FPGA和高速AD/DA模块框图
1.2 FPGA模块——tlc5510
TLC5510是CMOS、8位、20MSPS模拟/数字转换器(ADC),它利用了半闪速结构。TLC5510用单5V电源工作,消耗功率100mW(典型值),具有内部采样和保持电路,具有高阻抗方式的并行口以及内部基准电阻(内部基准电阻使用VDDA可以产生标准的2V满度转换范围)。
半闪速结构减少了功率损耗和晶片尺寸。通过在2步过程(2-step process)中实现转换,可大大减少比较器的数目。转换数据的等待时间为2.5个时钟。
FPGA与TLC5510的接口电路图如图二所示:
FPGA_IO1提供TLC5510工作时钟。
FPGA_IO2~9接收TLC5510的采样数据。
FPGA_IO10为TLC5510提供输出使能信号OE,低电平有效。
图2 FPGA与TLC5510的接口电路图
1.3DAC电路
图2是高速DA电路部分。R619和R618电位器为DAC的参考电压调节电阻,U604B和U605B为DAC的后级滤波电路。TP601、TP602分别是两路DAC输出。
图3 高速DA电路
1.4 ADC电路
图3是高速AD电路部分,包括信号调理部分和ADC。模拟电压信号从TP603输入,信号调理电路包括U607A和U607B为输出,R630为电压放大倍数调节,R634为电压偏置调节。调理电路输出信号的调节步骤:
(1)首先,调节信号发生器的输出,使其经过两级运放后的信号AIN(即NE5532的第7脚)电压幅度在0.6~2.6V之间。如果直接调节信号发生器不能满足要求,则进行如下两步;
(2)调节R630使信号AIN(即NE5532的第7脚)的V-VP值为2V;
(3)调节R634,同时示波器调到直流档,调节信号AIN电压范围在0.6~2.6V之间。以上三个步骤查看电压电压范围的时候,是用示波器看NE5532的第7脚的信号。
【注意】:
调节R630和R634要小心,不能过度旋转等野蛮操作;
示波器探头接触NE5532的第7脚时一定要小心,避免短路;
图4 ADC电路部分
二、程序分析
------------------------------------------------------------------------------------------
-- Title: TLC5510模数转换芯片驱动
-- Project: TLC5510
------------------------------------------------------------------------------------------
-- File: TLC5510.vhd
-- Author/Designer: ningc
-- Organization: njnu
-- Last update: 2011/3/16
-- Synthesizers: Quartus II 4.0 - Windows XP
-- Simulators: Quartus II 4.0 / ModelSim SE 5.8d - Windows XP
-- Dependency:
------------------------------------------------------------------------------------------
-- D
您可能关注的文档
- Socia Time The Heartbeat of Culture.doc
- softc的优势整理.doc
- SNTA-00型大电流测量装置使用说明书(V0.2)2012.08.29.doc
- Solidorks钣金结构设计数控冲床折弯CNCkad编程亚威金方圆数控冲床折弯CNCKAD后置.doc
- soluton-quizzCH14&15.doc
- SOM算法究与应用.doc
- Sorbiol abstract.doc
- SOPC系设计与实践知识点.doc
- SPECTT imaging.doc
- SPI串行线接口的Verilog实现.doc
- TLV32AIC3100 TI声卡芯片.doc
- Tons f Methane Gas Could Be Trapped Under Antarctica.doc
- Top tn deficiencies found after first assessment of.doc
- TMS32C6455高速SRIO接口设计.doc
- Topic3 What were you doing at this time yesterday Section A.doc
- TopicFashion Design & Good Design.doc
- Towar a Positive and Comprehensive Diagnosis of IBS.doc
- tow-tomas与sallen-key结构比较.doc
- Transation 全新版大学英语阅读教程2 第22篇 翻译及原文.doc
- Transell趋化实验.doc
文档评论(0)