数字逻辑4-3-3组合电路中的险象消除详解.pptVIP

数字逻辑4-3-3组合电路中的险象消除详解.ppt

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
应用软件开发(C#) 第1章 C#程序设计基础 应用软件开发(C#) 第1章 C#程序设计基础 应用软件开发(C#) 第1章 C#程序设计基础 应用软件开发(C#) 第1章 C#程序设计基础 数字逻辑 第4章 组合逻辑电路 应用软件开发(C#) 第1章 C#程序设计基础 数字逻辑 章晓卿 上海交通大学继续教育学院 第4章 组合逻辑电路 4.1 组合电路的分析方法 4.2 组合电路的设计方法 4.3 组合电路中的险象问题 险象产生 险象判断 险象消除 1、用增加冗余项的方法消除险象 用卡诺图方法最为方便,检查出两个最小项之间没有被一个卡诺图圈圈在一起,则增加一个卡诺图圈将它们圈在一起。该卡诺图圈应代表质蕴涵项,在逻辑表达式中增加该与项。 组合逻辑电路险象消除 例1图所示电路,其输出函数表达式为: 组合逻辑电路险象消除 例图所示电路,其输出函数表达式为: 组合逻辑电路险象消除 例2 消除逻辑表达式为 的电路中可能产生的险象。 修改后的函数表达式为: 组合逻辑电路险象消除 2、增加惯性延时环节的方法消除险象 通常在输出端加RC电路的惯性延时环节(低通滤波器),可消除尖脉冲。如图所示。要求RC电路的时间常数τ=R·C大于尖脉冲的宽度,但也不能太大,否则,将影响电路的工作速度。 R C F X1 X2 Xn 组合电路 组合逻辑电路险象消除 3、选通法消除险象 输出级门电路G4的多增加一个选通输入引脚,加入的信号为脉冲型的选通脉冲。险象出现在输入信号变化的瞬间。输入信号变化后延迟一短暂的时间,再加入选通脉冲信号,避开了险象出现的瞬间,从而消除了险象。 组合逻辑电路险象消除 选通法输出的波形是脉冲型:在选通脉冲到来时,输出端输出正脉冲,表示输出1,无脉冲,表示输出0。 组合逻辑电路险象消除 本章小结  ①组合电路的特点:在任何时刻的输出只取决于当时的输入信号,而与电路原来所处的状态无关。实现组合电路的基础是逻辑代数和门电路。  ②组合电路的逻辑功能可用逻辑图、真值表、逻辑表达式、卡诺图和波形图等5种方法来描述,它们在本质上是相通的,可以互相转换。  ③组合电路的分析步骤:逻辑图→写出逻辑表达式→逻辑表达式化简→列出真值表→逻辑功能描述。 ④组合电路的设计步骤:列出真值表→写出逻辑表达式或画出卡诺图→逻辑表达式化简和变换→画出逻辑图。 ⑤组合电路的险象产生的原因及消除方法. 本章小结 本讲小结 4.3 组合电路中的险象问题 险象消除 本章结束 谢 谢! * * 应用软件开发(C#) 第1章 C#程序设计基础 应用软件开发(C#) 第1章 C#程序设计基础 应用软件开发(C#) 第1章 C#程序设计基础 应用软件开发(C#) 第1章 C#程序设计基础 数字逻辑 第4章 组合逻辑电路 应用软件开发(C#) 第1章 C#程序设计基础 * *

文档评论(0)

1192212 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档