- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电工电子综合实验报告.doc
电工电子综合实验
实验报告
——数字计时器设计
一.设计内容:
本实验为使用中小规模集成电路设计一个数字计时器。数字计时器是由脉冲发生电路,计时电路,译码显示电路,和控制电路等几部分组成。其中控制电路由清零电路,校分电路,和报时电路组成。
1)设计步骤:
1.安装、调试四位BCD码译码器显示电路。
2.设计、安装、调试信号源电路。
3.设计、安装、调试模六十计数器电路。
4.设计、安装、调试校分、清零电路。
5.设计、安装、调试报时电路。
6.联接1-5各项设计电路实现一小时整点报时的电子计时器电路。
2)实验原理框图:
数字计时器是由计时电路、译码显示电路、脉冲发生电路和控制电路等几部分组成的,其中控制电路可以分为校分电路、清零电路和报时电路。其具体的原理框图如图
3)实验器件及功能表
实验器件:
共阴双字显示管 2个
NE555 1片
CD4040 1片
CD4511 4片
CD4518 2片
74LS74 1片
74LS21(与门) 2片
74LS00(与非门) 3片
电阻 150Ω 4个
3KΩ 1个
1KΩ 1个
电容 0.047uF 1个
(1)显示器
此为共阴极的显示器,以此13、14号管脚接地。DP是小数点信号输入端,CD4511只译七段,没有小数点信号,因此DP和DP不接任何信号,显示为暗。下标是“1”的表示左面显示字的七段输入码,下标是“2”的表示右面显示字的七段输入码,每个字的七段输入码分别同译码器的七段输入码相连接。
(2)NE555
接+5V电源,接地,接高电平,其他引脚用于构成振荡电路。
(3)CD4040
接+5V电源,接地,CP端接NE555的输出脉冲,其他各引脚用于得到不同分频的频率。
(4)CD4511
CD4511是四线-七段译码器,用于驱动共阴显示器的,管脚图如下。
其真值表如下:
输入 输出 LE D C B A g f e d c b a 字符 测灯 0 × × × × × × 1 1 1 1 1 1 1 8 灭零 1 0 × 0 0 0 0 0 0 0 0 0 0 0 消隐 锁存 1 1 1 × × × × 显示LE=0→1时数据 译码 1 1 0 0 0 0 0 0 1 1 1 1 1 1 0 1 1 0 0 0 0 1 0 0 0 0 1 1 0 1 1 1 0 0 0 1 0 1 0 1 1 0 1 1 2 1 1 0 0 0 1 1 1 0 0 1 1 1 1 3 1 1 0 0 1 0 0 1 1 0 0 1 1 0 4 1 1 0 0 1 0 1 1 1 0 1 1 0 1 5 1 1 0 0 1 1 0 1 1 1 1 1 0 0 6 1 1 0 0 1 1 1 0 0 0 0 1 1 1 7 1 1 0 1 0 0 0 1 1 1 1 1 1 1 8 1 1 0 1 0 0 1 1 1 0 0 1 1 1 9
(5)CD4518
CD4518是二-十进制加法计数器,其引脚图如下:
CD4518的逻辑功能表如下:
输入 输出 Cr CP EN QD QC QB QA 清零 1 X X 0 0 0 0 计数 0 ↑ 1 BCD码加法计数 保持 0 X 0 保持 计数 0 0 ↓ BCD码加法计数 保持 0 1 X 保持 (6)74LS74
74LS74是双D触发器,其引脚图如下:
74LS74的逻辑功能表:
输入 输出 CP D Q 清零 X 0 1 X 0 1 置“1” X 1 0 X 1 0 送“0” ↑ 1 1 0 O 1 送“1” ↑ 1 1 1 1 0 保持 O 1 1 X 保持 不允许 X 0 0 X 不确定 (7)74LS21
74LS21是四与门,引脚图如下:
其逻辑功能表为:
输入 输出 A B C D Q 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0 1 1 0 0 1 0 0 0 0 1 0 1 0 0 1 1 0 0 0 1 1 1 0 1 0 0 0 0 1 0 0 1 0 1 0 1 0 0 1 0 1
您可能关注的文档
最近下载
- 历史:第4课 经济大危机 课件(人教版九下) (13).ppt VIP
- 上海工程技术大学2020-2021学年度第1学期《概率论与数理统计》期末考试试卷(A卷)及参考答案.docx
- 大理石项目可行性研究报告(参考).docx
- 斜拉桥特大桥监理细则.pptx
- 短视频制作项目教程 课件全套 徐鉴 项目1--7 全面认识短视频 ---原创短视频制作.pptx
- 盆底重建术后护理查房.pptx VIP
- 1.医院社区卫生服务中心全员安全生产责任制(范本).pdf VIP
- 血液灌流采用甲磺酸萘莫司他的抗凝使用.docx VIP
- 原料物性表原料物性表.pdf VIP
- 1.社区卫生服务中心全员安全生产责任清单(完整版).pdf
文档评论(0)