第七章:时序逻辑电路设计.pdfVIP

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

第七章时序逻辑电路的设计

一、选择题

1.下列逻辑电路中为时序逻辑电路的是。

A.变量译码器B.加法器C.数码寄存器D.数据选择器

2.同步时序电路和异步时序电路比较,其差异在于后者。

A.没有触发器B.没有统一的时钟脉冲控制

C.没有稳定状态D.输出只与内部状态有关

3.若要设计一个脉冲序列为1101001110的序列脉冲发生器,应选用个触发

器。

A.2B.3C.4D.10

二、判断题(正确打√,错误的打×)

1.同步时序电路由组合电路和触发器两部分组成。()

2.组合电路不含有记忆功能的器件。()

3.时序电路不含有记忆功能的器件。()

4.同步时序电路具有统一的时钟CP控制。()

5.异步时序电路的各级触发器类型不同。()

N

6.在同步时序电路的设计中,若最简状态表中的状态数为2,而又是用N级触

发器来实现其电路,则不需检查电路的自启动性。()

7.时序逻辑电路与组合逻辑电路的最大区别在于,它具有存储和记忆功能。()

8.异步时序电路中的各触发器的状态转换不是在同一时刻进行的。()

三、填空题

1.寄存器按照功能不同可分为两类:寄存器和寄存器。

2.数字电路按照是否有记忆功能通常可分为两类:、。

3.由四位移位寄存器构成的顺序脉冲发生器可产生个顺序脉冲。

4.时序逻辑电路按照其触发器是否有统一的时钟控制分为时序电路和

时序电路。

四、分析题

1:用JK触发器和门电路设计一个同步七进制计数器。

2:分析图7202所示时序电路的逻辑功能,设各触发器为TTL型,初始状态为Q=0,试写出:

1、驱动方程;

2、状态方程;

图7202

3:分析如图7209所示时序电路的逻辑功能,试写出:

1、各触发器的驱动方程;

2、状态方程和输出方程;

3、画出电路的状态转换图;

图7209

4:分析如图7208时序逻辑电路的功能,设触发器初始状态为0,试写出:

1、各触发器的驱动方程;

2、状态方程和输出方程;

3、画出状态转换图,时序图;

图7208

5:分析如图7207时序逻辑电路,试写出:

1、各触发器的驱动方程;

2、状态方程;

3、输出方程;

图7207

6:分析图7205所示的逻辑功能,设初态为Q=Q=Q=0,试写出:

210

文档评论(0)

***** + 关注
官方认证
文档贡献者

该用户很懒,什么也没介绍

认证主体社旗县兴中文具店(个体工商户)
IP属地河南
统一社会信用代码/组织机构代码
92411327MAD627N96D

1亿VIP精品文档

相关文档