- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
《CPLD/FPGA的应用》 ; EDA技术应用对象-可编程逻辑器件 ;EDA技术应用语言- VHDL ;EDA技术应用语言--开发流程;1 设计输入 ;2 综合 ;3 适配(布线布局) ; 1.1 EDA技术概论 ;EDA技术发展阶段 ;1.1.2. EDA技术特点;1. 可编程逻辑器件发展趋势;2 . 开发工具的发展趋势 ;EDA的优势 ; 1.2 译码器逻辑功能分析 ;1.2.2译码器的扩展及应用;1.2.2译码器的扩展及应用;1.3 译码器原理图输入设计;1.3 译码器原理图输入设计;第2章 频率计设计应用 ;2.1 可编程逻辑器件概述; 2.1.1可编程逻辑器件的特点及分类 1.PLD的特点 1)集成度高、可靠性好。 2)工作速度快。 3)提高系统的设计灵活性。 4)缩短设计周期。 5)增加系统的必威体育官网网址性能。 ;2. PLD的分类 ;2.1.2 PLD中阵列的表示方法;2.1.3 CPLD的结构和工作原理;;I/O引脚;;;;复杂宏单元;复杂宏单元;2.1.4 FPGA的结构和工作原理; 几个概念;FLEX10KLAB的结构图;LE结构图;;逻辑单元LE;;;隐埋阵列块EAB;;;;2.1.5 CLPD/FPGA产品概述;2.1.5 CLPD/FPGA产品概述;2.3 频率计原理图输入设计;(3)编辑构建电路图。 ;2.2 原理图输入方式设计初步 ;(3)编辑构建电路图。 ;(4)文件存盘。 ;创建工程 ;(2)将设计文件加入工程中。 ;(3)选择目标芯片。 ;(4)工具设置。 ;功能分析 ;编译前设置 ;编译前设置 ;编译前设置 ;编译前设置 ;全程编译 ;功能测试 ;功能测试 ;功能测试 ;功能测试 ;功能测试 ;功能测试 ;功能测试 ;功能测试 ;功能测试 ;功能测试 ;引脚锁定 ;引脚锁定 ;引脚锁定 ;配置文件下载 ;配置文件下载 ;配置文件下载 ;AS模式直接编程配置器件 ;JTAG间接模式编程配置器件 ;JTAG间接模式编程配置器件 ;JTAG间接模式编程配置器件 ;USB Blaster编程配置器件使用方法 ;USB Blaster编程配置器件使用方法 ;8位十进制计数器的设计 ;8位十进制计数器的设计 ;2.4 层次化设计 ;两位十进制频率计顶层设计原理图文件 ;8位十进制计数器的设计 ;仿真波形图(enb不同脉宽) ;硬件测试与实验 ;时序控制器设计 ;2.5 8位十进制频率计设计 ;时序控制器设计 ;2.5 8位十进制频率计设计 ;顶层电路设计与测试 ;第3章 数据选择器设计应用 ; 硬件描述语言HDL是EDA技术的重要组成部分,常见的HDL主要有:VHDL、Verilog HDL、ABEL、AHDL、SystemVerilog和SystemC等。 其中VHDL、VerilogHDL在现在EDA设计中使用最多,也拥有几乎所有的主流EDA工具的支持。而SystemVerilog和SystemC这两种HDL语言还处于完善过程中。;(1) 作为HDL的第一个国际标准,VHDL具有很强的可移植性。 (2) 具有丰富的模拟仿真语句和库函数,随时可对设计进行仿真模拟,因而能将设计中的错误消除在电路系统装配之前,在设计早期就能检查设计系统功能的可行性,有很强的预测能力。 (3) VHDL有良好的可读性,接近高级语言,容易理解。 (4) 系统设计与硬件结构无关,方便了工艺的转换,也不会因工艺变化而使描述过时。 (5) 支持模块化设计,可将大规模设计项目分解成若干个小项目,还可以把已有的设计项目作为一个模块调用。 (6) 对于用VHDL完成的一个确定设计,可以利用EDA工具进行逻辑综合和优化,并能自动地把VHDL描述转变成门电路级网表文件。 (7) 设计灵活,修改方便,同时也便于设计结果的交流、保存和重用,产品开发速度快, 成本低。;【例3-1】用VHDL设计一个非门(反相器)。 非门即y=y,设反相器的VHDL的文件名是not1.vhd,其中的.vhd是VHDL程序文件的扩展名。程序结构如下: LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY not1 IS PORT( a: IN BIT; y: OUT BIT); END not1; ARCHITECTURE behave OF not1 IS BEGIN y = NOT a; END ARCHITECTURE behave;; 多路选择器的VHDL描述 ; 多路选择器的VHDL描述 ; 多路选择器的VHDL描述 ; 多路选择器的VHDL描述 ; 多路选择器的VHDL描述 ; 多路选择器的VHDL描述 ;
您可能关注的文档
最近下载
- 人教部编版九年级语文上册全册字音字形词语汇总.pdf VIP
- ICH指南在原料药及制剂稳定性研究中的应用.pdf VIP
- 供应商现场稽核改善报告.xlsx VIP
- DLT 408-2023 电力安全工作规程发电厂和变电站电气部分(OCR).pdf VIP
- 大学生职业生涯发展规划书.pdf VIP
- 雷克萨斯LX570汽车使用手册用户操作说明书pdf电子版下载.pdf
- 2016款上汽大众NewPolo新波罗_汽车使用手册用户操作图示图解详解驾驶指南车主车辆说明书电子版.pdf
- 中职学前教育专业实施性教学计划.pdf VIP
- ICH指南应用篇-原料药工艺质量研究.pdf VIP
- (3.3.1)--6.1仲裁员职业伦理概述.pdf VIP
有哪些信誉好的足球投注网站
文档评论(0)