西安石油大学电子工程学院DSP原理及应用课件 第十一章.pptVIP

西安石油大学电子工程学院DSP原理及应用课件 第十一章.ppt

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* TMS320系列DSP原理、结构及应用 * * * 第十一章 TMS3202833x的硬件接口电路设计 11.1 TMS320F28335的最小系统设计 所谓最小系统是指由DSP芯片及其基本的外围电路和接口组成,如果去掉其中任何一部分,都无法成为一个独立的DSP系统工作。最小系统通常包括DSP芯片、时钟源、复位电路、电源电路、JTAG等,基本结构如图11.1-1所示。 图11.1 -1 F28335的最小系统组成 第十一章 TMS3202833x的硬件接口电路设计 11.1 TMS320F28335的最小系统设计 1.时钟电路 时钟电路有两种输入方式:一种采用无源晶体,一种采用有源晶振。如图11.1-2所示 图 11.1-2 TMS320F28335的时钟电路 对于TMS320F28335来说,通常采用30MHz的时钟源,经过锁相环后时钟频率最大可达150MHz。 第十一章 TMS3202833x的硬件接口电路设计 11.1 TMS320F28335的最小系统设计 2 . 电源电路 电源设计的考虑: 对于TMS320F2833x系列DSC芯片由三种电源供电组成。 (1)DSC芯片内核电源VDD,主要为器件的内部逻辑电路提供电源,包括CPU、时钟电路和片内外设等。低的内核电源电压为1.8V或1.9V(不同工作频率),其目的是为了降低芯片的功耗。 (2)I/O供电电源VDDIO,主要用于DSC芯片与外部低电压器件接口,采用的电源电压为3.3V,并且所有输入引脚与3.3V的TTL电平兼容,所有输出引脚与3.3V的CMOS电平兼容。 (3)模拟电路电源VDDA,专门为片内ADC模块中的模拟电路供电。 理想情况下,DSP芯片上的两个电源VDD和VDDIO可以同时上电,但是在实际操作中很难实现,一般是先对VDDIO和VDDA等3.3V的电源上电,然后再对VDD加电。这样上电可以保证上电复位信号经过I/O缓冲后,可靠地复位DSP芯片内部的各个功能模块。 第十一章 TMS3202833x的硬件接口电路设计 11.1 TMS320F28335的最小系统设计 2 . 电源电路 电源电路的设计 对于TI公司的DSP芯片的供电设计,常采用其提供的电压转换芯片,满足DSP芯片供电需求,如TPS73HD301、TPS73HD318等,其输入电压范围为4~10V,典型值为+5V。其中TPS73HD301的一路输出电压为3.3V,一路为可调输出(1.2~9.75V), TPS73HD318的两路输出电压均为固定值,分别为3.3V和1.8V。这些电源芯片的每路输出电流可达750mA,并提供独立的输出使能控制。此外每路输出还分别提供一个宽度位200ms的低电平有效复位脉冲,该信号可作为DSP芯片的上电复位信号。 3. 复位电路 第十一章 TMS3202833x的硬件接口电路设计 11.1 TMS320F28335的最小系统设计 在实际应用中,DSP可以有多个系统复位,即电压调节器产生的复位信号(PWOS_RST)和开关复位信号(SWRESET)。 图11.1-3 硬件复位电路 第十一章 TMS3202833x的硬件接口电路设计 11.1 TMS320F28335的最小系统设计 4. JTAG接口 所有的F2833x系列芯片都采用5个1149.1-1990IEEE标准协议和IEEE标准的测试接口和边界扫描结构的JTAG信号接口,以及TI两个扩展接口(EMU0和EMU1),这部分的内容与C3x系列的相同,这里不再赘述,硬件连接也参考C3x系列的相关内容。 11.2 USB通信接口的应用举例 第十一章 TMS3202833x的硬件接口电路设计 1. CY7C68001芯片的介绍 CY7C68001 是由美国CPRESS公司开发的高速USB 芯片, 被设计用来同DSP、ASIC、FPGA 等外部控制器一起工作以实现外设的USB功能。支持USB2.0 协议, 可工作于全速或高速模式。该芯片集成了USB 收发器和USB 串行接口引擎( SIE) 两大功能,具有4kB的FIFO空间, 可选的8位或16位数据线用于命令或数据的输入或输出。 芯片管脚分布如下: SCL( Pin22)和SDA( Pin23)用来连接串行PC总线E2PROM; DPLUS(Pin15) 和DMINUS ( Pin16) 是USB 数据线,连接到USB插座上; FD0- FD15为双向数据/控制信号线; 控制信号线有SL

您可能关注的文档

文档评论(0)

ormition + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档