基于Time-interleaved技术的超高速高精度波形数字化-IndicoIHEP.PPTVIP

基于Time-interleaved技术的超高速高精度波形数字化-IndicoIHEP.PPT

  1. 1、本文档共21页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于Time-interleaved技术的超高速高精度波形数字化-IndicoIHEP

Page * University of Science and Technology of China Page * University of Science and Technology of China Page * University of Science and Technology of China Fast Electronics Lab, Univ Sci Technol China 基于Time-interleaved技术的超高速高精度波形数字化研究 快电子学实验室 唐邵春 主要内容 Time-Interleaved 技术简介 修正算法的仿真和在FPGA中的实现 10 Gsps 8 bit 超高速模数变换系统 1.6 Gsps 14 bit 高速高精度模数变换系统 总结 Time-Interleaving 简介 ADC0 ADC1 ADC2 ADC3 0 1 3 2 3 2 1 0 0 0 1 1 2 2 3 3 Clock Fs/4 TIADC的缺点 三种失配误差: 偏置误差(Offset error) 增益误差(Gain error) 时间相位误差(Time-skew error) 这三种失配误差会降低系统的SINAD和SFDR,幸运的是这三种误差都可以通过数字后处理算法来进行修正。 主要内容 Time-Interleaved 技术简介 修正算法的仿真和在FPGA中的实现 10 Gsps 8 bit 超高速模数变换系统 1.6 Gsps 14 bit 高速高精度模数变换系统 总结 Time-Skew Error Correction Block Diagram Here the analog analysis filter are delay line: and The reconstruction filters Fm(z) can be designed using the perfect reconstruction conditions Ideal impulse response The real FIR reconstruction filters The Reconstruction filters Designs 在FPGA中的并行实现 基于完美重构技术的修正算法 修正前的频谱图(ENOB=3.95) 修正后的频谱图(ENOB=7.98) 主要内容 Time-Interleaved 技术简介 修正算法的仿真和在FPGA中的实现 10 Gsps 8 bit 超高速模数变换系统 1.6 Gsps 14 bit 高速高精度模数变换系统 总结 10Gsps 8bit 系统设计框图 10Gsps 8bit ADC系统实物图 整个系统10Gsps的频谱图(600MHz) 10Gsps(两片ADC)采样修正前频谱图 10Gsps(两片ADC)采样修正后频谱图 整个系统10Gsps的性能 ADC的ENOB ADC的SINAD 高速脉冲信号测试 10Gsps高速示波器波形图(1ns/Div) 10Gsps高速模数变换系统波形图 主要内容 Time-Interleaved 技术简介 修正算法的仿真和在FPGA中的实现 10 Gsps 8 bit 超高速模数变换系统 1.6 Gsps 14 bit 高速高精度模数变换系统 总结 1.6Gsps 14bit 系统设计框图 1.6Gsps 14bit ADC系统实物图 整个系统1.6Gsps的频谱图(120MHz) 1.6Gsps(四片ADC)采样修正前频谱图(ENOB=6.90) 1.6Gsps(四片ADC)采样修正后频谱图(ENOB=11.29) 整个系统10Gsps的性能 1.6Gsps TIADC的ENOB 1.6Gsps TIADC的SINAD Thank You! * Page * University of Science and Technology of China Page * University of Science and Technology of China Page * University of Science and Technology of China Fast Electronics Lab, Univ Sci Technol China *

文档评论(0)

2105194781 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档