一种高效率降压型dc-dc变换器的设计-design of a high efficiency buck dc - dc converter.docxVIP

一种高效率降压型dc-dc变换器的设计-design of a high efficiency buck dc - dc converter.docx

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一种高效率降压型dc-dc变换器的设计-design of a high efficiency buck dc - dc converter

独 创 性 声 明本人声明所呈交的学位论文是本人在导师指导下进行的研究工作 及取得的研究成果。据我所知,除了文中特别加以标注和致谢的地方 外,论文中不包含其他人已经发表或撰写过的研究成果,也不包含为 获得电子科技大学或其它教育机构的学位或证书而使用过的材料。与 我一同工作的同志对本研究所做的任何贡献均已在论文中作了明确的 说明并表示谢意。作者签名:日期:年月日关于论文使用授权的说明本学位论文作者完全了解电子科技大学有关保留、使用学位论文 的规定,有权保留并向国家有关部门或机构送交论文的复印件和磁盘, 允许论文被查阅和借阅。本人授权电子科技大学可以将学位论文的全 部或部分内容编入有关数据库进行检索,可以采用影印、缩印或扫描 等复制手段保存、汇编学位论文。(必威体育官网网址的学位论文在解密后应遵守此规定)作者签名:导师签名:日期:年月日摘要随着近些年来便携式电子产品的爆发式增长,与其直接相关的电源管理芯片 的市场也得到了高速成长,对电源管理芯片的要求也越来越高,包括更高的效率、 更低的功耗及更高的可靠性等。本文正是针对目前电源管理芯片技术发展的要求, 分析并设计了一款高效率同步整流降压型 DC-DC 变换器。本文首先介绍了降压型 DC-DC 的拓扑结构和基本工作原理,详细阐述了三种经典的 DC-DC 变换器的控制模式的优缺点。为提高芯片效率,引入同步整流技术, 介绍了同步整流技术的原理及存在的问题。又进一步详细分析 DC-DC 变换器的损 耗产生原因,为减小损耗提供理论基础。最后根据芯片的参数指标要求和基础理 论,提出了系统的整体设计方案,并建立数学模型,利用 Matlab 工具进行仿真, 验证了方案的可行性。根据电路的总体架构来进一步设计可实现的电路,本文重点介绍了该系统中 的重点电路模块,包括带隙基准源、误差放大器和保护电路等,并利用 Hspice 工 具对其进行了仿真验证。完成了模块设计后,将整个电路进行联合仿真。芯片实现采用华润上华 0.5 微 米 BCD 工艺,利用 Hspice 进行仿真。仿真结果表明该芯片能稳定输出 0.8V 到 10V 的连续电压,效率可高达 95%,输出纹波低于输出电压的 1%,具有良好的线性调 整率和负载调整率,达到设计指标要求。关键词:电源管理,降压型 DC-DC,效率,同步整流 ABSTRACT ABSTRACTWith the explosive growth of portable electronic products in recent years, the market of power manager also got rapid growth, meanwhile, higher performances of power manger were requested, including higher efficiency, lower power consumption and higher reliability. According to these requirements, a high efficiency synchronous step down DC-DC converter was analyzed and proposed in this thesis.At first, the topology structure and basic principle of step down DC-DC was introduced, and on the basic, the advantages and disadvantages of three classic control modes of DC-DC converter were analyzed. In order to improve efficiency, synchronous rectifier technology and the related issue was discussed. Then this thesis analyzed the power loss caused in DC-DC converter, providing basic theory for reducing power loss. Based on the requirements of chip and theories, the overall design of system was proposed at last. The mathematical model of system was established and proved to be feasibility through Matlab simul

您可能关注的文档

文档评论(0)

peili2018 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档